期刊文献+

万兆以太网中64B/66B编解码的硬件实现方法 被引量:2

下载PDF
导出
摘要 研究万兆以太网中的64B/66B的编解码规则及其内在的特性,提出了一种基于查找表和逻辑运算相结合的64B/66B编解码实现方法,具有使用资源少、编解码速度快、可靠性强等特点。该方法使用硬件描述语言VerilogHDL来实现64B/66B编解码的描述,通过Xilinx的FPGA器件进行仿真和综合,实现了具体的硬件电路,并且下载验证了该设计方法的有效性和可行性。不同速率的高速64B/66B编解码模块或芯片的设计可以采用该方法来实现。
作者 周晴伦 王勇
出处 《光通信技术》 CSCD 北大核心 2006年第2期21-23,共3页 Optical Communication Technology
基金 广西自然科学基金项目(桂科自0575094)资助 广西教育厅基金项目资助。
  • 相关文献

参考文献4

二级参考文献3

  • 1[2]Steven J, Vaughan Nichols. Will 10-Gigabit Ethernet have a bright future[J]. Computer, 2002,35(6):22~24.
  • 2[3]Wang Z G, Berroth M, Thiede A, et al. Low Power Data Decision IC for 20~40Gb/s Data Links Using 0.2μm AlGaAs/GaAs HEMTs[J]. Electron Lett Of IEE, 1997,33:290~292.
  • 3[4]Gu Zheng, Wang Huan, Wang Zhigong, et al. 3.5Gb/s 0.35μm CMOS Data Decision IC[A]. SPIE International Symposium on Optoelectronics and Microelectronics, 2001.

共引文献5

同被引文献5

引证文献2

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部