期刊文献+

乘除法和开方运算的FPGA串行实现 被引量:5

Serial Implementation of Multiplication,division and Square Root Operation based on FPGA
下载PDF
导出
摘要 高精度的乘除法和开方等数学运算在FPGA实现中往往要消耗大量专用乘法器和逻辑资源。在资源敏感而计算时延要求较低的应用中,以处理时间换取资源的串行运算方法具有广泛的应用价值。本文即给出了采用递推结构的乘除法和开方运算的串行实现方法,该方法具有占用硬件资源少,实现简单的特点。 A great amount of multipliers and logic resources would always be consumed in FPGA implemented high accuracy multipli-cation,division and square root operations. In the applications which are sensitive to resource and have low requirement in delay,the serial implementation of multiplication,division and square root operations could be applied broadly,which could barter processing time for resource. This paper proposed the serial implementation of multiplication,division and square root operations by using r...
出处 《微计算机信息》 北大核心 2008年第5期167-168,192,共3页 Control & Automation
关键词 乘除法 开方 FPGA 串行 multiplication division square root FPGA serial
  • 相关文献

参考文献1

  • 1[2]IEEE 1995 Yamin Li,Wanming Chu,Implementation of single precision floating point square root on FPGAs,IEEE 1997.04

同被引文献20

  • 1甘子平,韩应征,张立毅,鲁峰.浮点数除法器的FPGA实现[J].太原理工大学学报,2008,39(S2):209-211. 被引量:2
  • 2陈玉丹,齐京礼,陈建泗.基于VHDL的8位除法器的实现[J].微计算机信息,2006(12X):277-278. 被引量:6
  • 3倪国旗.雷达模拟仿真训练原理及应用[M].北京:解放军出版社,2008.
  • 4Microsemi Corporation.ProASIC3 Flash family FPGAs datasheet [ Z ]. USA : Microsemi Corporation,2014.
  • 5姜立东.VHDL语言程序设计及应用[M]北京:北京邮电大学出版社,2007.
  • 6刘志刚;汪旭东;郑关东.基于SPT算法的单精度浮点除法器[J]电子设计应用,2008(07):59-62.
  • 7Oberman S F,Flyrm M J. Division algorithm and implemen- tations[J].IEEE Transaction on Computer,1997,(08):833-854.
  • 8Oberman S F. Design issuses in high performance floating point arithmetic units[D].stanford university,Electrical & electronic department,1997.1.
  • 9夏宇闻,胡燕祥.VerlilogHDL数字设计与综合(第二版)[M].北京:电子工业出版社,2009.7.
  • 10夏宇闻.Verilog数字系统设计教程(第3版)[M].北京:北京航空航天大学出版社,2012.5.

引证文献5

二级引证文献26

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部