期刊文献+

USB2.0设备控制器IP软核的设计与实现 被引量:1

Design and Implementation of USB2.0 Device Controller IP Soft Core
下载PDF
导出
摘要 介绍一款USB2.0设备控制器IP软核的设计与实现。论文首先介绍USB2.0设备控制器结构原理,然后对各模块设计进行说明,最后采用硬件描述语言VerilogHDL实现了各模块的编码及功能仿真。 The design and implementation of USB2.0 device controller IP soft core is introduced.The structure of USB2.0 device controller is described firstly,then a kind of design idea about each module is presented,at last the code of each module with Verilog hardware descriptor language is achieved and functional simulation of the soft core is implementd.
作者 凌怀奇 陈勇
出处 《舰船电子工程》 2008年第3期151-153,183,共4页 Ship Electronic Engineering
关键词 USB2.0设备控制器 IP软核 VERILOG硬件描述语言 USB2.0 device controller IP soft core Verilog HDL
  • 相关文献

参考文献6

  • 1[1]Universal Serial Bus specification,Revision2.0[EB/OL].http://www.usb.org/developers/docs
  • 2[2]USB2.0 transceiver macrocell interface (UTMI) specification verision 1.05[EB/OL].http://www.intel.com/technology/usb/spec.htm,2001,3
  • 3[3]USB Function IP Core Rev.1.5.Rudolf Usselmann.2002
  • 4[4]Don Anderson,精英科技译.UNIVERSAL SERIAL BUS SYSTEM ARCHITECEURE[M].中国电力出版社,2001
  • 5[5]Samir Palnikar.Verilog HDL数字设计与综合(第2版)[M].北京:电子工业出版社,2004
  • 6孙丰军,余春暄.USB设备控制器IP Core的设计与实现[J].微计算机信息,2005,21(11Z):80-81. 被引量:1

二级参考文献2

引证文献1

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部