期刊文献+

SPI4.2接口的FPGA实现 被引量:2

SPI 4. 2 Implementation with FPGA
下载PDF
导出
摘要 介绍了SPI4.2接口协议和数据结构定义,给出了使用FPGA实现的逻辑框图和状态机设计,最后描述了几种数据突发传输情况下的仿真结果。
机构地区 电子科技大学
出处 《实验科学与技术》 2005年第2期29-31,22,共4页 Experiment Science and Technology
  • 相关文献

参考文献3

  • 1[1]System Packet Interface Level 4 (SPI-4) Phase 2 Revision 1:OC-192 System Interface for Physical and Link Layer Devices
  • 2[2]POS-PHY Level 4 MegaCore Function User Guide
  • 3[3]Xilinx SPI-4.2 Core v6.1

同被引文献8

  • 1使用StratixGX系列器件实现高速数据总线的DPA功能[J].今日电子,2005(7):44-47. 被引量:3
  • 2叶卫东,曹照连.基于FPGA的数据采集系统设计[J].现代电子技术,2005,28(24):112-114. 被引量:14
  • 3黄伟,罗新民.基于FPGA的高速数据采集系统接口设计[J].单片机与嵌入式系统应用,2006,6(4):34-37. 被引量:19
  • 4Frenzel L E. Serializer/Deserializer Creates Low-cost, Short 10-Gbit/s Opticai Links[J]. Electronic Design, 2001, 49(3): 41-41.
  • 5王守军.高速串行通信技术的发展、设计及应用[EB/OL].(2006-03-15).http://www.eetcbina.com/ART_8800344699_640279_17f79aOb200408.HTM,2006-3-15.
  • 6Jose S. Virtex-4 User Guide ug070(v2.0)[EB/OL]. (2007-01-04). http://agata.pd.in fn.it/LLP_Carrier/New_ATCA_C arrier_web/DataS heets/Xilinx/Xilinx_Virtex-4_User_Guide_ug070.pdf.
  • 7吴继华,王诚.Altera FPGA/CPLD设计(初级篇)[M].北京:人民邮电出版社,2005.
  • 8System Packet Interface Level4(SPI-4) Phase 2 Revisionl : OC- 192 System Interface for Physical and Link Layer Devices.

引证文献2

二级引证文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部