出处
《中国集成电路》
2006年第11期41-44,共4页
China lntegrated Circuit
参考文献6
-
1[2]CMOS Design,Layout,and Simulation
-
2[3]The Art of Analog Layout
-
3[4]Microchip Fabrication:A Practice guide to Semiconductor Processing
-
4[5]Analysis and Design of Analog Integrated Circuits
-
5[6]CMOS Circuits Design,Layout,and Simulation
-
6[7]CMOS IC Layout:Concepts,Methodologies,and Tools
同被引文献8
-
1于涛,窦刚谊.基于Calibre工具的SoC芯片的物理验证[J].科学技术与工程,2007,7(5):836-838. 被引量:2
-
2RAVAVI B.模拟CMOS集成电路设计[M]{H}西安:西安交通大学出版社,2003.
-
3ALLEN P E.CMOS模拟集成电路设计[M]北京:电子工业出版社,2005.
-
4HASTINGS Alan.模拟电路版图的艺术[M]北京:电子工业出版社,2011.
-
5QUIRK Michael;SERDA Julian.半导体制造技术[M]{H}北京:电子工业出版社,2009.
-
6Mentor Graphics Corporation. Calibre xRC user′s manual[M].USA:Mentor Graphics Corporation,2009.
-
7Mentor Graphics Corporation. Calibre verification user′s manu-al[M].USA:Mentor Graphics Corporation,2008.
-
8何乐年;王忆.模拟集成电路设计与仿真[M]{H}北京:科学出版社,2008.
-
1Sean Clark.IC封装设计极大影响信号完整性[J].电子设计应用,2004(4):25-26. 被引量:1
-
2杨柳.新一代高性能并行电路仿真工具[J].中国集成电路,2016,25(10):39-41. 被引量:1
-
3李意,尹华杰,牟润芝.功率MOSFET雪崩击穿问题分析[J].电源技术应用,2003,6(12):45-48. 被引量:5
-
4喻文健,魏洪川,王泽毅.三维边界元寄生参数提取中的有效预条件方法[J].清华大学学报(自然科学版),2004,44(1):45-49.
-
5张鹤鸣,戴显英,张义门,林大松.Trench MOS Controlled Thyristor[J].Journal of Semiconductors,2001,22(5):554-557.
;