期刊文献+

不规则结构片上网络的测试方法研究

Test Methodology of NoC with Irregular Topology
下载PDF
导出
摘要 随着芯片集成度与复杂性的提高,片上网络(NoC)作为一种新的集成电路体系结构被提出.目前针对NoC的研究主要基于几种通用的规则拓扑结构(如2D-Mesh等),而在实际应用中往往需要自定义的不规则拓扑结构.针对具有不规则拓扑结构的NoC,基于其工作原理研究其故障诊断问题,并提出了一种分阶段的故障检测定位方法.该方法通过路由节点可达性试探与转发功能测试两个阶段对NoC进行故障检测.理论分析与仿真实验表明,该方法具有较高的故障覆盖率以及测试效率. 随着芯片集成度与复杂性的提高,片上网络(NoC)作为一种新的集成电路体系结构被提出.目前针对NoC的研究主要基于几种通用的规则拓扑结构(如2D-Mesh等),而在实际应用中往往需要自定义的不规则拓扑结构.针对具有不规则拓扑结构的NoC,基于其工作原理研究其故障诊断问题,并提出了一种分阶段的故障检测定位方法.该方法通过路由节点可达性试探与转发功能测试两个阶段对NoC进行故障检测.理论分析与仿真实验表明,该方法具有较高的故障覆盖率以及测试效率.
出处 《计算机研究与发展》 EI CSCD 北大核心 2010年第S1期22-27,共6页 Journal of Computer Research and Development
基金 国家自然科学基金项目(60633060)
关键词 片上网络 测试方法 不规则拓扑结构 NoC test methodology irregular topology
  • 相关文献

参考文献6

  • 1Raik J,Govind V,Ubar R.An external test approach fornetwork-on-a-chip switches. 15th Asian Test Symposi-um(ATS) . 2006
  • 2Erland Nilsson,Johnny Oberg.Reducing Power and Latency in 2-D Mesh NoCs using Globally Pseudochronous Locally Synchronous Clocking. Hardware/Software Codesign and System Synthesis,2004. CODES + ISSS 2004.International Conference on .
  • 3Ge Fen,Wu Ning,Wang Qi.Simulation and Performance Evaluation for Network on Chip Design Using OPNET. TENCON 2007 - 2007 IEEE Region 10 Conference .
  • 4Zhang Li-Guo,Du Huimin,Han Jungang.Fault-Tolerance Ring Network on Chip without Buffer. Computer Science and Information Technology,2008.ICCSIT‘08.International Conference on .
  • 5Julien Pouget,Erik Larsson,Zebo Peng.An Efficient Approach to SoC Wrapper Design, TAM Configuration and Test Scheduling. Proceedings of the Eighth IEEE European Test Workshop (ETW’03) . May25-282003
  • 6Benini L,Micheli GD.Networks on chips:a new SoC paradigm. IEEE Computer . 2002

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部