期刊文献+

多值低功耗双边沿触发器的简化设计

A Reduced Design of Low Power Multivalued Double-edge-triggered Flip-flop
下载PDF
导出
摘要 该文介绍了数字电路中冗余模块的概念及去除冗余模块对低功耗设计的意义,并进一步将这一低功耗设计思想应用于基于三值时钟的三值双边沿触发器的设计中,对其进行了简化设计和模拟,指出简化设计后的触发器比原触发器结构简单,且模拟结果表明其逻辑功能正确且能有效地降低功耗。 该文介绍了数字电路中冗余模块的概念及去除冗余模块对低功耗设计的意义,并进一步将这一低功耗设计思想应用于基于三值时钟的三值双边沿触发器的设计中,对其进行了简化设计和模拟,指出简化设计后的触发器比原触发器结构简单,且模拟结果表明其逻辑功能正确且能有效地降低功耗。
作者 郎燕峰
出处 《杭州电子科技大学学报(自然科学版)》 2010年第5期21-24,共4页 Journal of Hangzhou Dianzi University:Natural Sciences
关键词 冗余模块 低功耗 多值逻辑 双边沿触发器 redundant module low power multivalued logic double-edge-triggered flip-flop
  • 相关文献

参考文献3

二级参考文献15

  • 1吴训威,陈偕雄,F.Prosser.三值CMOS电路与传输函数理论[J].电子学报,1989,17(5):8-13. 被引量:4
  • 2夏银水,吴训威.多值时钟与并列式多拍多值触发器[J].电子学报,1997,25(8):52-54. 被引量:8
  • 3甘学温,数字CMOSVLSI分析与设计基础,1999年,2卷,1期,163页
  • 4Pedram M,Proc ASPDAC,1998年,417页
  • 5Lu S L,IEEE J Solid State Circuits,1990年,25卷,4期,1008页
  • 6PEDRAM M. Power minimization in IC design: Principles and applications [J]. ACM Transactions on Design Automation, 1996,1(1): 3 - 56.
  • 7LUNGER S H. Double edge-triggered flip-flops [J].IEEE Transactions on Computers, 1981, 30 ( 6 ): 447-451.
  • 8AFGHAHI M, YUAN J. Double-edge-triggered D-flipflop for high-speed CMOS circuits [J]. IEEE Journal of Solid-State Circuits, 1991,26(8) :1168 - 1170.
  • 9HOSSAIN R, WRONSKI L D, ALBICKI A. Low power-design using double edge triggered flip-flops [J].IEEE Transaction on VLSI Systems, 1994,2 (2): 261 -265.
  • 10LU S L, ERCEGOVAC M. A novel CMOS implementation of double-edge-triggered flip-flops [J]. IEEE Journal of Solid-State Circuits, 1990,25(4): 1008 - 1010.

共引文献17

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部