期刊文献+

SOC验证的参考方法 被引量:2

下载PDF
导出
摘要 ARM与Synopsys正在联手开发一种统一方法用来进行覆盖率驱动的SOC验证。该方法在《SystemVerilog验证方法手册》(VMM SystemVerilog Verification Methodolog,Manual)书中有具体介绍,本文将说明基于SysteruVerilog的验证方法怎样使SOC设计人员和知识产权(IP)模块开发人员都同样受益。
作者 郑赟
机构地区 Synopsys公司
出处 《中国集成电路》 2004年第6期19-20,77,共3页 China lntegrated Circuit
  • 相关文献

同被引文献11

  • 1詹文法,马俊,黄玉,程一飞.验证平台的可重用性分析[J].计算机科学,2004,31(B09):198-200. 被引量:2
  • 2KEATING M,BRICAUD P.系统可采用设计芯片学[M].3版.沈戈,罗旻,张欣,等译.北京:电子工业出版社,2004.137.
  • 3RASHINKAR P,PATERSON P,SINAGH L.系统芯片(SOC)验证方法与技术[M].北京:电子工业出版社,2005.
  • 4KEATING M.Reuse methodology manual:for system-on-chip design[M].美国:Kluwera Cademic出版社,1999.19-20.
  • 5Prakash Rashinkar, Peter Paterson, Leena Singh. System-on-a-chip verification methodology and techniques [M]. Kluwe Academic Publishers. 2001.
  • 6Practical approaches to soc verification by guy mosensoson verisity design[J], inc. IEEE 2004.
  • 7FlexBench. Reuse of verification IP to increase productivity [J]. Bernd Stohr, Michael Simmons, Joachim Geishauser Motorola, Munich, Germany, IEEE 2002.
  • 8Verification strategy for integration 3G baseband SoC [J] . Yves Mathys Motorola Inc. IEEE 2002.
  • 9Keating M. Reuse methodology manual: for system-on-chip Design[J]. USA:Kluwera Cademic,1999(2) :19-20.
  • 10Bergeron J. , Ed.. Writing Testbenchs:Functional verification of HDL models[J]. London: Kluwer Academic Publishers, 2000.

引证文献2

二级引证文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部