期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
低功耗ASIC设计技术
下载PDF
职称材料
导出
摘要
当前,ASIC设计的门数越来越多,芯片主频越来越高,导致ASIC的功耗越来越大。从而引起了一系列的问题,如封装、散热、成本和可靠性。由于芯片的功耗正比于芯片工作电压的平方,所以选用低电压工艺是一个很有效的解决途径。而我们现在讨论是在给定工艺条件下如何...
作者
李念峰
出处
《电子产品世界》
1998年第11期28-28,32,共2页
Electronic Engineering & Product World
关键词
低功耗
ASIC
门控时钟
可测性设计
分类号
TN43 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
李念畸.
低功耗ASIC设计技术[J]
.电子产品世界,1998,5(61):28-28.
2
Michael Santarini.
挑战功耗:低功耗ASIC设计技术[J]
.电子设计技术 EDN CHINA,2007,14(8):68-68.
3
杨鹏.
CDMA2000-1x移动终端基带发射部分的低功耗ASIC实现[J]
.电子工程师,2005,31(9):4-7.
4
周立阳,周玉洁.
AES算法的快速低功耗ASIC实现[J]
.信息安全与通信保密,2007,29(2):160-162.
被引量:1
电子产品世界
1998年 第11期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部