应用于可编程逻辑器件的HDL设计优化
摘要
文章介绍了基于可编程逻辑器件和综合工具的HDL设计优化的常用方法。
出处
《集成电路应用》
2004年第7期46-49,共4页
Application of IC
参考文献3
-
1Martin Bolton.Digital system design with programmable logic[]..
-
2Douglas J.Smith.HDL Chip Design-A practical guide for designing,synthesizing and simulation ASICs and FPGA using VHDL or Verilog[]..2000
-
3Ben Cohen.VHDL Coding Styles and Methodologies[]..
-
1管秀君,闫华.数字集成电路的设计方法[J].试验技术与试验机,2002,42(3):61-62.
-
2杨维周.S波段低噪声放大器研究[J].电子技术与软件工程,2016(9):126-126.
-
3潘松.电子设计自动化(EDA)技术及其应用(六)[J].电子与自动化,2000,29(6):53-55. 被引量:2
-
4江冰.EDA技术的发展[J].河海大学常州分校学报,2004,18(2):1-4. 被引量:1
-
5刘力.仿真技术在电子产品优化设计中的应用[J].现代工业经济和信息化,2016,6(20):94-95.
-
6王艳.基于FPGA的高速FIR滤波器设计[J].科技传播,2011,3(1):201-202.
-
7李路路,静大海.基于FPGA的自适应均衡器的研究与设计[J].电子设计工程,2014,22(5):92-94. 被引量:3
-
8王乐毅.EDA设计技术与方法(Ⅱ)PLD与EDA工具[J].青岛化工学院学报(自然科学版),2001,22(1):69-73.
-
9陈躬燕,陈伟贤.CPLD信道编码设计指南[J].江西通信科技,2009(2):11-13.
-
10王军海.基于Verilog HDL的DDS设计[J].长江大学学报(自科版)(上旬),2007,4(4):96-98.