摘要
本文论述了一种CMOS的数字频率变换锁相环电路,内部由电流控制延迟单元和施密特整形电路组成的压控振荡器、鉴频鉴相器、电荷泵滤波器及分频电路组成。文中从原理及实用设计的角度给出了论述.着重讨论了系统的稳定性、收敛速度与稳态误差。
出处
《微电子学与计算机》
CSCD
北大核心
2003年第B12期63-67,共5页
Microelectronics & Computer
参考文献3
-
1Thomas H.Lee. The Design of CMOS Radio-Frequency Ietegrated Circuits 1998.
-
2程东.数字通讯原理.2001.
-
3Jan M.Rabaey. Digital Integrated Circuits, 1996.
同被引文献7
-
1张涛,邹雪城,刘力,倪春波,陈朝阳,沈绪榜.低噪声CMOS环型压控振荡器的设计[J].微电子学与计算机,2004,21(7):164-167. 被引量:8
-
2RazaviB.模拟CMOS集成电路设计[M].西安: 西安交通大学出版社,2003..
-
3Payam Heydari.Analysis of the PLL jitter due to power/ground and substrate noise[J].IEEE Transactions on circuits and system-Ⅰ:regular papers,2004,51(12)
-
4Thomas H Lee,Ali Hajimiri.Oscillator phase noise:a tutorial[J].IEEE Journal of Solid-State Circuit,2000,35(3)
-
5Zhang Haiqing,Zhang Qian ling.Design of 2.5GHz low phase noise CMOS LC-VCO[J].2003,24(11)
-
6杨丰林,沈绪榜.锁相环在处理器时钟设计中的应用[J].微电子学与计算机,2002,19(6):32-38. 被引量:4
-
7吴珺,胡光锐.一种用于高速锁相环的新型CMOS电荷泵电路[J].微电子学,2003,33(4):362-364. 被引量:5
-
1禹殿军,叶梧,彭悦浩,陈小英.900MHz-PLL频率合成的研究[J].无线电通信技术,1997,23(1):18-23. 被引量:1
-
2刘玮,肖磊,杨莲兴.1.25Gbps串并并串转换接收器的低抖动设计[J].固体电子学研究与进展,2009,29(1):99-105. 被引量:4
-
3秦彬.音响电路的实用设计[J].广东科技,2010,19(14):54-55. 被引量:1
-
4高凤霞,杨朝龙,滕建辅.跨阻滤波器的快速实用设计[J].电子设计工程,2012,20(19):120-121.
-
5仵国锋,任俊,刘正军,张剑.一种WCDMA MT的数字载波跟踪环路设计[J].无线通信技术,2005,14(3):42-45.
-
6周建,张玉兴.Ku波段低相噪频率源的研制[J].现代电子技术,2007,30(23):85-87. 被引量:8
-
7裴昌幸.现代滤波器实用设计方法与技巧[J].电子科技,1996,9(4):31-33.
-
8王朝建.多业务接入设备的可靠性设计技术应用[J].无线电工程,2003,33(2):41-43.
-
9黄超,任丽香,毛二可,何佩琨.一种X波段宽带快速跳频频率源[J].北京理工大学学报,2011,31(4):467-471. 被引量:3
-
10陈产源,钱兴成,葛培虎.C波段锁相变频器模块[J].固体电子学研究与进展,2012,32(3):290-293.