期刊文献+

用Altera FLEX 10 k可编程逻辑器件实现定时器的设计

Design a Timer by the Programmable Logic Device of Altera FLEX 10 k
下载PDF
导出
摘要 介绍了Altera公司的FLEX10k嵌入式可编程逻辑器件,结合定时器的设计实例,详细阐述了设计方法,给出了FLEX10k可编程器件在MAX+PLUS环境下对定时器的设计和仿真。应用ISPB99在系统编程实验板中的JEPF10k10型实验套件,正确地实现了物理定时器的设计。 This paper introduces the embeded programmable logic device of Altera FLEX 10 k 10 Combining the living examples of timer,this paper sets forth the way of design in details and gives the design and imitation to the timer of the programmable devices of FLEX 10 k under the circumstances of the MAX+ PLUS Ⅱ Using ISPB99′s experimental devices of JEPF 10 k 10 in system of programmable experimental board,this paper puts forward correctly the way of designing physical timer
作者 韩芝侠
出处 《现代电子技术》 2004年第20期16-17,21,共3页 Modern Electronics Technique
基金 陕西理工学院工业自动化陕西省重点实验室
关键词 可编程逻辑器件 在系统 MAX+PLUSⅡ FLEX 定时器 仿真 Altera公司 programmable logic device in system MAX+PLUSⅡ FLEX 10 k timer imitate
  • 相关文献

参考文献3

  • 1高曙光.可编程逻辑器件原理、开发与应用[M].西安:西安电子科技大学出版社,2002..
  • 2王振红,钱飞.以CPLD为核心的定时器[J].国外电子元器件,2002(3):13-15. 被引量:2
  • 3阎石.数字电子技术基础(第4版)[M].北京:高等教育出版社,1999..

共引文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部