期刊文献+

基于DSP的三相软件锁相环设计 被引量:20

Design of SPLL Based on DSP
下载PDF
导出
摘要 准确获得电网电压的相位角,在电力电子装置设计中有重要的意义。文中提出了一种在dq坐标下用DSP实现的三相软件锁相环,采用滞后控制器使其具有很强的抗干扰能力,和传统的锁相环相比,软件锁相环在实际应用中有更好的效果。 To obtain phase accurately is important in a design of power electronic equipments. Three phases Software Phase-Locked Loop(SPLL) based on DSP in the dq reference frame is proposed in this paper. Time-lag controller makes SPLL more robust. The performance of SPLL is more satisfactory compared with the tradition ones.
出处 《通信电源技术》 2004年第5期1-4,共4页 Telecom Power Technology
关键词 相位 锁相环 滞后控制 DSP phase phase-locked loop time-lag controller DSP
  • 相关文献

参考文献4

  • 1周林,张代润,雷绍兰.基于数字信号处理器的三相不间断电源数字锁相技术初探[J].电子工程师,2001,27(8):46-48. 被引量:4
  • 2[4]Changjiang Zhan, Fitzer C, Ramachandaramurthy, et al. Software Phase-Locked Loop Applied to Dynamic Voltage Restorer (DVR) [J ]. IEEE Power Engineering Society Winter 2001, 3:1033-1038.
  • 3胡寿松.自动控制原理.北京:国防工业出版社,1983
  • 4[6]Kanra V, Blasko V. Operation of a Phase Locked Loop System under Distorted Utility Conditions [J]. IEEE Transactions on Industry Applications, 1997, 33(1) :58-63.

二级参考文献4

共引文献4

同被引文献136

引证文献20

二级引证文献104

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部