期刊文献+

基于DSP和CPLD的小型化导航CPU设计 被引量:4

The Design of Miniaturization Navigation CPU Based on DSP and CPLD
原文传递
导出
摘要 文章介绍了一种基于DSP和CPLD技术的小型化导航CPU的设计,该CPU主要用于配合小型化惯导组件使用,以CPLD芯片和DSP芯片为核心器件实现数据的计数采样、导航解算、温度监控、状态监控以及误差补偿等功能。
出处 《电子技术(上海)》 2004年第9期14-17,共4页 Electronic Technology
  • 相关文献

参考文献4

二级参考文献8

  • 1以光衢.惯性导航原理[M].北京:航空工业出版社,1987..
  • 2黄丽斌 王寿荣 蔡体菁.基于DSP的微惯性导航系统软件设计[A]..南京惯性技术学术交流会论文集[C].,2001..
  • 3TMS320C54'DSP CPU And Peripherals Reference Set. Texas Instruments, Vol 1, April,2001.
  • 4TMS320C54' DSP Applications Guide Reference Set. Texas Instruments, Vol 4, October,2001.
  • 5A Sampling of Digital Processors and Embedded Computer. Electronic Defense, 1999.
  • 6单茂华 周白令 李宏生.DSP主从式多处理器在小型捷联惯性导航系统中的应用[A]..南京惯性技术学术交流会论文集[C].,2001..
  • 7娄寿春 等.导弹制导技术[M].北京:宇航出版社,1989..
  • 8胡少青,张春熹,杜新政.应用高分辨率A/D和DSP实现的加速度计并行数据采集系统[J].电子测量与仪器学报,2002,16(1):13-17. 被引量:13

共引文献13

同被引文献20

  • 1刘宗玉,王玮,陈明,刘轶.基于TMS320C6701的综合导航系统处理平台设计[J].测控技术,2005,24(1):60-62. 被引量:2
  • 2杜亚玲,刘建业,曾庆化,赖际舟.基于DSP+MCU的小型捷联惯性导航计算机系统[J].系统工程与电子技术,2005,27(8):1452-1455. 被引量:3
  • 3李海洋,刘建业,赵伟.基于FPGA的微小型导航计算机数据采集系统设计[J].微计算机应用,2006,27(1):94-97. 被引量:10
  • 4[7]Sasiadek J Z.Sensor fusion[J].Annual Reviews in Control.2002,(26):203~228
  • 5[8]TI Incorp.TMS320C6713 Floating-Point Digital Signal Processor.TI Instruments,2005
  • 6[9]Altera.APEX20K Programmable Logic Device Family Data Sheet.Altera,2004
  • 7[1]Karatsinider S P.Enhancing filter robustness in cascaded GPS-INS integration[J].IEEE Transaction on Aerospace and Electronic Systems,1994,30(4):1001~1008
  • 8[5]季昱,林俊超,余本嘉.DSP嵌入式应用系统开发实例[M].北京:中国电力出版社,2005
  • 9[6]张立科等.CPLD/FPGA应用开发技术与工程实践[M].北京:人民邮电出版社,2005
  • 10Chen Xi, Hsieh H, Balarin F, et al. Formal Verification for Embedded System Designs [J]. Design Automation for Embedded System,2003,8 : 139 - 153.

引证文献4

二级引证文献9

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部