期刊文献+

一种小型成形放大与峰保持电路 被引量:11

A small shaping amplifier and peak holding circuit
下载PDF
导出
摘要 论述了一种小型化的成形放大(主放)与峰保持电路,主放成形时间常数分为0.5、1、2、3μs等4挡,放大倍数分×10、×100两挡,峰保持时间约6μs。电路主要采用通用集成电路构成,具有价格低、性能好和体积小的特点。 A new small dimension amplifier developed by us recently will be introduced in brief in this paper. The integral time of main amplifier is selectable. They are 0. 5μs,1μs,2μs, and 3μs. The amplifier offers two gain options , ×10 and ×100. The peak value of output can be holded during 6μs. It features low cost,small dimensions and excellent performance.
出处 《核电子学与探测技术》 CAS CSCD 北大核心 2004年第6期568-570,554,共4页 Nuclear Electronics & Detection Technology
关键词 峰保持电路 成形 时间常数 放大倍数 shaping amplifying peak holding circuit
  • 相关文献

参考文献1

  • 1清华大学电子学教研组.数字电子计数基础简明教程[M].北京:高等教育出版社,1991..

共引文献1

同被引文献46

引证文献11

二级引证文献34

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部