期刊文献+

深亚微米数字集成电路的自动化设计方法学 被引量:3

An Automatic Design Methodology for Deep Submicron Digital IC's
下载PDF
导出
摘要 介绍了基于标准单元库的数字集成电路设计流程和方法学。数字集成电路设计流程从行为级的 HDL描述开始 ,依次进行系统行为级仿真 ,行为级综合 ,RTL仿真 ,逻辑综合 ,综合后仿真 ,自动化布局布线 ,版图后仿真等步骤。讨论了如何把物理设计环境和逻辑设计环境联系起来 。 The digital IC design flow and methodology based on standard cell library is presented The digital IC design flow begins with behavioral HDL descriptions, followed by system behavioral simulation, behavioral synthesis, RTL simulation, logic synthesis, post synthesis simulation, auto planning and routing, post layout simulation Finally, the interrelation between physical design and logic design is dealt with
出处 《微电子学》 CAS CSCD 北大核心 2002年第4期261-264,共4页 Microelectronics
关键词 数字集成电路 逻辑综合 静态时序分析(STA) 布局布线 Digital IC Logic synthesis Static timing analysis (STA) Place and route
  • 相关文献

参考文献7

  • 1Synopsys.ECO Compiler User Guide [Z].2000.05
  • 2Synopsys.Formality User Guide [Z]. 2000.05
  • 3Synopsys. Design Budgeting User Guide [Z]. 2000.05
  • 4Synopsys. Module Compiler User Guide [Z].2000.05
  • 5Cadence.Cadence Envisia Silicon Ensemble Tutorial & Envisia Silicon Ensemble Reference [Z].
  • 6Synopsys. Floorplan Manager User Guide[Z].2000.05
  • 7Synopsys.Behavioral Compiler User Guide [Z]. 2000.05

同被引文献7

引证文献3

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部