期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
苏州国芯32位RISC核通过华虹NEC 0.25微米工艺验证
下载PDF
职称材料
导出
摘要
华虹NEC与苏州国芯科技有限公司宣布,苏州国芯科技有限公司的32位RISC CPU CS320内核,日前在华虹NEC的0.25微米标准工艺验证通过。标志着用户可以直接采用CS320内核设计基于华虹NEC 0.25μm工艺的SoC产品。
出处
《半导体技术》
CAS
CSCD
北大核心
2005年第2期77-77,共1页
Semiconductor Technology
关键词
微米工艺
内核
32位RISC
NEC
CPU
CS
验证
苏州
科技
有限公司
分类号
TN92 [电子电信—通信与信息系统]
TP332 [自动化与计算机技术—计算机系统结构]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
苏州国芯32位RISC内核通过华虹工艺验证[J]
.中国集成电路,2005,14(2):8-8.
2
苏州国芯32位RISC核通过华虹NEC 0.25μm工艺验证[J]
.现代电子技术,2005,28(2).
3
华虹NEC与C^*Core强强联手 CS320内核通过华虹NEC0.25微米标准制程验证[J]
.集成电路应用,2005,22(1):14-14.
4
C*Core CPU设计技术[J]
.中国集成电路,2009,18(5):24-25.
被引量:3
5
鲁璐.
ARM:先进CPU体系结构促成手机终端的完善[J]
.通信世界,2004(42):59-59.
6
SiP可能最终取代SOC[J]
.电子产品世界,2003,10(07B):10-10.
7
胥京宇.
Altera发布支持硬核浮点DSP的FPGA[J]
.世界电子元器件,2014(6):48-48.
8
华虹NEC推出CA500C模拟工艺平台[J]
.集成电路应用,2008,25(11):19-19.
9
陈恪.
机器视觉技术在测量中的应用[J]
.中国计量,2008(9):61-62.
被引量:8
10
32-位RISC CPU C310内核成功问世[J]
.集成电路应用,2004,21(8):52-52.
半导体技术
2005年 第2期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部