利用双CPU设计简易逻辑分析仪
被引量:1
Design of Simple Logic Analysis Instrument Using Double CPU
摘要
本文介绍模拟示波器多路显示原理,利用双CPU技术在模拟示波器上清晰、稳定地显示多路(最大可显示32路)信号,从而具有逻辑分析仪的功能。
出处
《科技广场》
2004年第11期42-44,共3页
Science Mosaic
-
1张俊涛,马文博.基于FPGA简易逻辑分析仪的设计与实现[J].化工自动化及仪表,2011,38(9):1128-1130. 被引量:2
-
2张元良,武举.数字存储示波器的研究与设计[J].集成电路应用,2005,22(8):55-57. 被引量:2
-
3熊开盛,董兆鑫.简易数字存储示波器中控制器模块的设计[J].现代电子技术,2007,30(11):92-94.
-
4程达,唐宏昊,邢玉秀.基于FPGA的简易逻辑分析仪设计[J].国外电子元器件,2008(11):25-26. 被引量:6
-
5刘新泉.声卡在检测中低频信号中的应用[J].电大理工,2002(4):47-48.
-
6朱震华,储婉琴.简易逻辑分析仪设计[J].电子工程师,2000,26(5):31-32.
-
7朱榜芹,乔威.简易逻辑分析仪的设计与实现[J].实验室科学,2010,13(3):166-168. 被引量:3
-
8王仲训,杨尚明,陈瑞平.简易逻辑分析仪的设计[J].煤矿机械,2005,26(8):90-92. 被引量:2
-
9朱震华,储婉琴.简易逻辑分析仪的设计与实现[J].实验室研究与探索,2001,20(2):123-124. 被引量:3
-
10武海军.YB4328示波器的结构和使用技巧[J].科技创新与应用,2017,7(1):50-51.