期刊文献+

基于密集采样成像算法的全芯片可制造性检查技术

原文传递
导出
摘要 分辨率增强技术(Resolution Enhancement Technology, RET)在集成电路制造中的应用使得光刻用掩模图形日趋复杂, 而掩模制造成本和制备时间也随之增加. 由于光刻工艺包含了一系列复杂的物理和化学过程, 分辨率增强技术本身很难保证其输出结果的正确性, 因此在制造之前, 利用计算机对已经过处理的版图作可制造性验证变得十分必要. 文中介绍了光刻建模、成像模拟和问题区域查找的算法, 回顾和比较了当今流行的post-RET验证方法, 并阐述了基于密集采样成像算法(Dense Silicon Imaging, DSI)的可制造性验证的必要性. 并在密集采样成像算法的各个关键步骤提出了新的加速算法. 在新算法的帮助之下, 以往由于计算量太大而被认为不实用的基于密集采样成像的可制造性检查得到了实现.文章的最后部分给出了密集采样成像算法在实际中应用的例子和实验结果.
出处 《中国科学(E辑)》 CSCD 北大核心 2005年第2期214-224,共11页 Science in China(Series E)
基金 国家自然科学基金(批准号: 60176015 90207002) 国家高技术研究发展计划(批准号: 2002AAZ1460) 资助项目
  • 相关文献

参考文献20

  • 1Ogawa K, Ashida I, Kawahira H. New mask data verification method after optical proximity effectcorrection. SPIE, 2001, 4409:186-193.
  • 2Malhotra V, Chang F. Verifying the 'Correctness' of your optical proximity correction designs. SPIE, 1999,3679:130-137.
  • 3Wong A K. Microlithography: Trends, Challenges, Solutions, and Their Impact on Design. Micro IEEE,2003, 23(2): 12-21.
  • 4Karklin L, Mazor S, Joshi D. Subwavelength lithography: An impact of photo mask errors on circuit performance. SPIE, 2002, 4691:259-267.
  • 5Yan X, Chen Y, Shi Z, et al. Architecture of a Post-OPC silicon verification tool. Proc ASICON, 2003,1365-1368.
  • 6Kahng A B, Pati Y. Subwavelength lithography and its potential impact on design and EDA. Proc ACM/IEEE Design Automation Conf, 1999, 799-804.
  • 7Rieger M, Mayhew J, Panchapakesan S. Layout design methodology for Sub-wavelength manufacturing.Proc ACM/IEEE Design Automation Conf, 2001, 85-88.
  • 8Stirniman J, Rieger M. Spatial-filter models to describe IC lithographic behavior. SPIE, 1997, 3051:469-478.
  • 9Chen Z, Shi Z, Wang G, et al. A new method of 2D contour extraction for fast simulation of photolithographic process. Chinese Journal of Semiconductors, 2002, 23(7): 766-771.
  • 10ranik Y, Cobb N, Do T. Universal process modeling with VTRE for OPC. SPIE, 2002, 4691 : 377-394.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部