期刊文献+

埋层图形横向位移对器件参数影响的研究 被引量:1

下载PDF
导出
摘要 本文重点从埋层图形横向位移对双极器件参数的影响出发,研究了埋层图形横向位移的机理、位移方向和不同外延层厚度的位移量,提出解决埋层图形横向位移的唯一途径是利用版图的对准符号配合硅片参考面来消除横向位移。并建议在单通隔离工艺中或在双对通隔离工艺中,适当减小埋层与隔离图形的间距是提高器件参数性能和器件成品率的奥妙所在。
作者 曹宏斌
出处 《半导体技术》 CAS CSCD 北大核心 1994年第5期37-41,共5页 Semiconductor Technology
  • 相关文献

同被引文献8

  • 1衣贵诚.硅外延淀积过程中埋层图形漂移的测量[J].微电子学与计算机,1989,6(6):35-36. 被引量:3
  • 2KATSUHIKO M. Pattern shift measuring method: United States, 5241361[P]. 1993-08-31.
  • 3WEEKS S P. Pattern shift and pattern distortion during CVD epitaxy on (111) and (100) [J]. Solid State Technology, 1981, 24 (11): 111-177.
  • 4KIMURA M, SHINYASHIKI H, SHIMANUKI Y. Behawiour of COPs (pits) on substrate surface during growth of thinepitaxial layer-condition of survival as pits on epi surface[C] //Proceedings of IEEE International Symposium on Semiconductor Manufacturing Conference. San Francisco, CA, USA, 1997: F1-F4.
  • 5KRULLMANN E, ENGL W L. Low-pressure silicon epitaxy[J]. IEEE Journal of Solid-State Circuits, 1982, 29 (4): 491 - 497.
  • 6曾庆光,侯永生.张丽婴,等.外延生长工艺条件对图形完整性的影响[C]//上海市有色金属学会、上海市金属学会半导体材料专委会学术年会.上海,中国,2004:24-29.
  • 7徐非.硅外延工艺中HCl气相腐蚀技术研究[J].科技创新导报,2008,5(33):254-254. 被引量:4
  • 8张国仁,孙伯祥,陈郁文,肖建农.有埋层图形外延片表面HCI腐蚀量的控制[J].微电子技术,1995,23(4):27-33. 被引量:1

引证文献1

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部