期刊文献+

一种新的全平行ADC编码器的自动校正技术

A Novel Self-Calibrated Technique for Flash ADC Encoder
下载PDF
导出
摘要 本文通过对成对ROM编码器电路的详细分析,提出了一种全新的编码校正电路。该电路结构简单,并能自动有效地校正编码输出,提高了ADC的性能。 By analyzing twin ROM encoder, a novel encoding calibrated circuit is proposed in this paper. It is a very simple structure and the encoding output could be efficient self-calibrated. The performance of ADC has been improved.
出处 《科技通报》 2005年第3期311-313,326,共4页 Bulletin of Science and Technology
关键词 信息处理技术 全平行ADC 成对ROM编码器 校正电路 加法器 information process technology flash ADC twin ROM encoder calibrated circuit adder
  • 相关文献

参考文献4

  • 1Valburg J, Plassche R J. An 8-b 650-MHz Folding ADC [J]. IEEE J. Solid-State Circuits, 1992,27(12): 1662-1666.
  • 2Ito M, Miki T, Hosotani S, et a1. A 10 bit 20 MS/s 3V Supply CMOS A/D Converter [J]. IEEE J. Solid-State Circuits, 1994,29(12): 1531-1535.
  • 3Ono K, Matsuura T, Imaizumi E, et al. Error Suppressing Encode Logic of FCDL in a 6-b Flash A/D converter [J].IEEE J. Solid-State Circuits, 1997, 32(9): 1460-1464.
  • 4Portmann C L, Meng T H Y. Power-Efficient Metastability Error Reduction in CMOS Flash A/D Converters [J].IEEE J. Solid-State Circuits, 1996,31(8): 1132-1140.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部