期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
硅设计链厂商通力合作降低90纳米芯片总功耗
下载PDF
职称材料
导出
摘要
近日.硅设计链产业协作组织(Silicon Design Chain Initiative)的半导体工业领导厂商宣布。经流片验证的低功耗90纳米芯片设计技术可使芯片的总功耗降低40%。
出处
《中国集成电路》
2005年第5期27-28,共2页
China lntegrated Circuit
关键词
纳米级设计
硅设计链产业协作组织
90纳米芯片
功耗
分类号
TN402 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
IBM和赛灵思将合作生产全球第一块90纳米芯片[J]
.新材料产业,2003(2):42-42.
2
Intel首推90纳米芯片制造工艺[J]
.电子产品世界,2002,9(09B):9-9.
3
IBM公司制造90纳米芯片[J]
.现代电子技术,2003,26(3):103-103.
4
唐海燕.
90纳米遭遇电源管理挑战 硅设计链厂商合力应对[J]
.电子设计技术 EDN CHINA,2005,12(5):112-112.
5
第六届移动通信IC暨移动终端设计、测试方案高级研讨会圆满闭幕[J]
.电子设计应用,2009(4):22-23.
6
林声.
为半导体制造业提供可靠的硅设计链[J]
.电子产品世界,2006,13(07S):140-142.
7
李冰.
130nm/90nm工艺下IC设计链中的功耗优化解决方案[J]
.中国集成电路,2005,14(2):43-45.
8
George Kuo,周俊峰.
硅设计链扩展低功耗设计协作[J]
.电子设计应用,2006(7):102-104.
9
George Kuo.
低功耗IC设计流程[J]
.电子设计应用,2006(5):22-22.
被引量:1
10
TSMC与Synopsys推出4.0版参考流程提升纳米级设计[J]
.半导体技术,2003,28(7):79-79.
中国集成电路
2005年 第5期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部