摘要
随着芯片复杂度的提高,EDA工具在整个设计链中越来越重要;随着工艺特征尺寸的缩小以及手持设备的不断普及,集成电路面临着越来越严重的功耗挑战。因此在IC设计链中优化功耗显得尤为必要。本文在分析了低功耗设计重要性的基础上,重点阐述了一个典型的基于EDA工具的低功耗设计流程,并描述了各阶段为了降低功耗所采取的措施,最后给出了ARM1136JF-S芯片实例。实验结果表明,使用本文的低功耗实现方法可降低功耗40%。
出处
《中国集成电路》
2005年第2期43-45,共3页
China lntegrated Circuit