期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
边界扫描测试技术及可测性标准IEEE 1149.1
被引量:
1
下载PDF
职称材料
导出
摘要
这是一篇关于可与数字专用集成电路(ASIC)的设计结合在一起的边界扫描测试技术概念的综合性文章。本文包括了IEEE可测性标准1149.1——可在设计、开发数字ASIC及系统的过程中实行的边界扫描测试技术——的特性及讨论。这些测试技术可以用于测试系统中的数字ASIC器件、装有器件的多层印刷电路板(PCB)及多芯片模块(MCM)。
作者
Keshava Iyenger Satish
杨彤江
马文峰
出处
《微电子测试》
1995年第3期42-48,39,共8页
关键词
集成电路
ASIC
边界扫描测试
可测性
标准
分类号
TN407 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
4
引证文献
1
二级引证文献
5
同被引文献
4
1
IEEE Standard 1149.1-1990.IEEE Standard Test Access Port and Boundary-Scan Architecture[S].New York:IEEE Standard Board,1990.
2
SYNOPSYS.Boundary scan reference manual[M].[s.l.]:[s.n.],2004.
3
《中国集成电路大全》编委会.专用集成电路和集成系统自动化设计方法(中国集成电路大全)[M].北京:国防工业出版社,1997.
4
RABAEY J M.数字集成电路:设计透视[M].北京:清华大学出版社,1998.
引证文献
1
1
杨虹,徐超强,侯华敏.
基于边界扫描技术的集成电路可测性设计[J]
.重庆邮电学院学报(自然科学版),2006,18(6):686-688.
被引量:5
二级引证文献
5
1
孙奇燕,林伟.
RISC CPU的边界扫描电路设计与实现[J]
.国外电子测量技术,2008,27(10):53-56.
被引量:2
2
王凤驰,胡丙华.
基于边界扫描技术和Tcl语言的DualSRAM测试设计[J]
.电子测试,2009,20(6):29-32.
被引量:1
3
冯长江,李晓峰,毛博.
建立在模拟集成电路上的边界扫描设计[J]
.计算机测量与控制,2011,19(11):2814-2817.
被引量:2
4
周银,陈圣俭,王月芳,周浔.
边界扫描结构双向端口设计新方法[J]
.微电子学,2012,42(2):242-245.
5
王春艳,史军军.
XML文件解析技术在边界扫描测试中的应用[J]
.中国电子科学研究院学报,2012,7(2):200-203.
1
高葆新,达明.
测试数字ASIC(专用集成电路)器件时易出现的问题[J]
.国外电子测量技术,1991,10(1):19-23.
2
谷雷.
基于现场可编程门阵列的分频器的设计[J]
.网友世界,2014,0(10):15-15.
3
贾米娜.
一种基于FPGA的分频器实现[J]
.机械管理开发,2006,21(1):100-100.
被引量:2
4
GabeMoretti.
面向FPGA的EDA工具突破复杂性屏障[J]
.电子设计技术 EDN CHINA,2005,12(1):58-58.
5
Alters荣膺创新奖[J]
.通讯世界,2007(12):78-78.
6
郭爱英.
数字ASIC设计流程[J]
.消费电子,2012(10X):28-29.
7
骆丽,李哲英.
嵌入式系统中IP协议专用ASIC器件电路设计[J]
.单片机与嵌入式系统应用,2001,1(9):17-20.
被引量:2
8
奥特斯印度新厂破土动工[J]
.印制电路资讯,2008(5):48-48.
9
丁瑾,胡健栋.
通信数字ASIC的测试[J]
.电信科学,1995,11(5):2-5.
10
李翠花,吴疆.
基于电磁兼容技术的多层PCB布线设计[J]
.合肥学院学报(自然科学版),2007,17(3):19-21.
被引量:6
微电子测试
1995年 第3期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部