期刊文献+

TMS320VC33系统的硬件设计 被引量:11

The Hardware Design of TMS320VC33 System
下载PDF
导出
摘要 本文针对浮点DSP芯片TMS320VC33芯片的结构特点,介绍了该芯片最小系统硬件电路设计的方法,并结合实际应用情况,介绍了相关的时钟电路、复位电路、JTAG仿真接口电路、外围存储器接口电路以及Boot的设计。 This paper introduces the hardware design method of the minimal system about TMS320VC33 which is the float DSP chip, according to its structure. It also introduces the circuits about Timing,Reset,JTAG Emulation and Memory Interfacing combining with practical application.
机构地区 北京交通大学
出处 《微计算机信息》 北大核心 2005年第08Z期81-82,74,共3页 Control & Automation
基金 北京交通大学科研基金资助项目编号:2004A05
关键词 复位 时钟 JTAG仿真 BOOT Reset, Timing, JTAG Emulation, Boot.
  • 相关文献

参考文献3

  • 1TMS320VC33 Digital Signal Processor (Rev. E),Texas Instruments Incorporated.Literature Number: SPRS087E, February 1999- Revised January 2004.
  • 2TMS320C3x General-Purpose Applications User's Guide,Texas Instruments Incorporated.Literature blumber:SPRU194,January 1998.
  • 3JTAG/MPSD Emulation Technical Reference,Texas Instruments Incorporated. Literature Number: SPDU079A, December 1994.

同被引文献36

引证文献11

二级引证文献35

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部