期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
多时钟域下同步器的设计与分析
被引量:
7
下载PDF
职称材料
导出
摘要
本文提出了多时钟域逻辑设计中的一般问题,介绍了异步电路设计中同步化处理的重要作用,分析了触发器失效的原因和几种可行的解决亚稳态失效的方法。
作者
张渠
李平
机构地区
成都电子科技大学微固学院VLSI设计中心
出处
《电子设计应用》
2005年第11期85-86,88,共3页
Electronic Design & Application World
关键词
多时钟域
异步电路
亚稳态
同步器
逻辑设计
同步化处理
电路设计
触发器
失效
异步
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
TN492 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
27
引证文献
7
二级引证文献
19
同被引文献
27
1
杨青山,蔡敏.
基于多时钟域的异步FIFO设计[J]
.中国集成电路,2007,16(9):36-39.
被引量:7
2
王国章,须自明,刘战,于宗光.
SoC芯片验证技术的研究[J]
.微计算机信息,2007,23(23):132-133.
被引量:9
3
徐翼,郑建宏.
异步时钟域的亚稳态问题和同步器[J]
.微计算机信息,2008,24(5):271-272.
被引量:26
4
赵文伯,刘俊刚.
CMOS图像传感器发展现状[J]
.半导体光电,1999,20(1):11-14.
被引量:22
5
雷剑虹,金之诚,沈建国.
可编程器件设计中跨时钟域的同步设计问题[J]
.华东师范大学学报(自然科学版),2004(3):66-70.
被引量:2
6
杜旭,王夏泉.
ASIC中的异步时序设计[J]
.微电子学,2004,34(5):522-524.
被引量:10
7
汪东,马剑武,陈书明.
基于Gray码的异步FIFO接口技术及其应用[J]
.计算机工程与科学,2005,27(1):58-60.
被引量:20
8
周磊,朱礼安,苏俊杰,丁晓磊,赵梅,顾皋蔚,朱恩.
一种新结构异步FIFO的ASIC设计[J]
.南京师范大学学报(工程技术版),2005,5(2):14-17.
被引量:4
9
冯国臣,刘兴旺,沈绪榜.
基于DBL结构的嵌入式64kb SRAM的低功耗设计[J]
.西安电子科技大学学报,2005,32(4):643-647.
被引量:2
10
谢修祥,王广生.
异步多时钟系统的同步设计技术[J]
.电子工程师,2005,31(5):33-37.
被引量:15
引证文献
7
1
张英武,杜波,袁国顺.
一款低功耗异步FIFO的设计与实现[J]
.电子器件,2007,30(3):962-964.
被引量:4
2
王春玲.
SOPC设计中多时钟域间的数据传递[J]
.山东农业大学学报(自然科学版),2008,39(4):643-647.
被引量:2
3
樊民革,赵剡.
一种消除异步电路亚稳态的逻辑控制方法[J]
.电子测量技术,2008,31(10):24-27.
被引量:4
4
袁洪琳,张亮,武桐.
芯片中跨时钟域的数据传输的解决方法[J]
.企业技术开发,2010,29(8):4-5.
被引量:3
5
邵翠萍,史森茂,吴龙胜.
SoC中跨时钟域的信号同步设计[J]
.现代电子技术,2012,35(8):157-159.
被引量:4
6
闵俊红,苏涛,郝珊珊.
弹载雷达信号处理SoC的设计与实现[J]
.空军预警学院学报,2013,27(1):1-5.
被引量:1
7
任思伟,唐代飞,祝晓笑,刘昌举,刘戈扬,翟江皞.
基于片上系统的时钟复位设计[J]
.半导体光电,2017,38(2):293-298.
被引量:2
二级引证文献
19
1
张海勇,叶显阳,皮代军,秦水介.
一种低功耗异步FIFO存储器的设计[J]
.现代电子技术,2008,31(18):1-3.
2
王刚,刘勇,董乾,李冰.
一种动态功能重构SRAM的设计与实现[J]
.电子与封装,2009,9(10):26-29.
被引量:2
3
唐正明,周永宏,肖顺文,刘汉奎.
一种高可靠性计数器的设计方案[J]
.西华师范大学学报(自然科学版),2010,31(3):323-326.
4
范小虎,杨波,孙涛.
一种低功耗异步FIFO在ASIC中的设计[J]
.济南大学学报(自然科学版),2011,25(1):1-5.
被引量:1
5
张毅刚,涂志均,杨智明.
基于ARM的高速并行数据采集模块设计[J]
.电子测量技术,2011,34(7):62-66.
被引量:6
6
曹轩,徐东明,亓立博.
跨时钟域间数据高速传输的设计与实现[J]
.西安邮电学院学报,2012,17(3):82-85.
7
朱华伟,税奇军.
基于异步FIFO的多时钟域同步技术研究[J]
.四川文理学院学报,2012,22(5):37-40.
被引量:1
8
符世龙,陈松岩.
基于FPGA的以太网与E1网中的同步动态随机存储控制器设计[J]
.厦门大学学报(自然科学版),2013,52(3):360-365.
被引量:1
9
杨岩岩,司倩然,马贤颖,杨少敏.
FPGA设计中的亚稳态问题及其预防方法研究[J]
.飞行器测控学报,2014,33(3):208-213.
被引量:11
10
王凯,孙锋.
异步FIFO的设计分析[J]
.电子器件,2014,37(3):431-434.
被引量:5
1
孙国志,宁宁,张弛.
一种片上系统复位电路的设计[J]
.电子技术应用,2012,38(12):32-35.
被引量:6
2
薛毅,彭建朝,许向众.
基于Avalon总线的非标准以太网控制器IP核设计[J]
.微计算机信息,2012,28(10):176-178.
被引量:2
3
魏芳,刘志军,马克杰.
基于Verilog HDL的异步FIFO设计与实现[J]
.电子技术应用,2006,32(7):97-99.
被引量:9
4
游文虎,姜复兴.
INS/GPS组合导航系统的数据同步技术研究[J]
.中国惯性技术学报,2003,11(4):20-22.
被引量:40
5
范玉明,孙璞.
分布式路由器的设计探究[J]
.硅谷,2011,4(3):38-38.
6
鲁玲.
多时钟域数据传递的FPGA实现[J]
.现代电子技术,2007,30(21):130-132.
被引量:6
7
赵永建,段国东,李苗.
集成电路中的多时钟域同步设计技术[J]
.计算机工程,2008,34(9):246-247.
被引量:13
8
王鑫东,王伟涛.
基于FPGA时钟网络数据传播问题分析及同步技术研究[J]
.黑龙江科技信息,2016(3):137-138.
9
杨会建,田成军,杨志娟,廖醒宇,杨阳.
基于FPGA的SDRAM乒乓读写操作设计[J]
.长春理工大学学报(自然科学版),2015,38(2):67-71.
被引量:12
10
科技大未来[J]
.大众科技,2003,0(4):10-10.
电子设计应用
2005年 第11期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部