期刊文献+

一种低功耗高精度模数转换器的设计

下载PDF
导出
摘要 本文描述一个基于0.25μmCMOS工艺的、低功耗的13b,15MS/s流水线ADC的设计。为了达到13b的转换精度,在电路设计中采用了电容误差平均技术和增益自举运算放大器;为了实现低功耗设计,在电路设计中综合采用了运算放大器共享、输入采样保持放大器消去、按比例缩小和动态比较器等技术。在考虑工艺实现中的非理想因素的条件下,对ADC电路进行晶体管级Monte-Carlo仿真,当ADC以15MHz的采样率对1.1MHz的正弦输入信号进行采样转换时,在其输出得到了80.8dBc的非杂散动态范围(SFDR),并且此时ADC模拟部分的功耗仅为10mW。结果表明:该ADC达到了13b15MS/s的设计性能,实现了低功耗的设计目标。
出处 《中国集成电路》 2005年第11期28-31,55,共5页 China lntegrated Circuit
  • 相关文献

参考文献6

  • 1[1]Chiu Y. Inherently linear capacitor error-averaging techniques for pipelined A/D conversion[J]. IEEE Trans Circuits Syst. II, 2000, 47(3): 229-232.
  • 2[2]Cho T B, Gray P R. A 10b,20Msample/s,35mW Pipeline A/D Converter[J]. IEEE J.Solid-State Circuit,1995, 30(3): 166-172.
  • 3[3]Cline D W, Gray P R. A power optimized 13-b 5Msamples/s pipelined analog-to-digital converter in 1.2?m CMOS[J]. IEEE J. Solid-State Circuits, 1996, 31(3):294-303.
  • 4[4]Sooch N S. MOS Cascade Current Mirror [P], U S A Patent 4 550 284, Oct 1985.
  • 5[5]Senderowicz D, Dreyer S F, Hugins J H, et al. A family of differential NMOS analog circuits for a PCM codec with filters[J]. IEEE J. Solid-State Circuits, 1982,SC-17(6): 1014-1023.
  • 6[6]Kulhalli S, Penkota V, Asv R. A 30mW 12b21Msample/s Pipelined CMOS ADC [A]. ISSCC Dig.Tech. Papers [C], San Francisco, 2002:312 469.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部