期刊文献+

嵌入式系统中的Flash编程技术研究 被引量:10

Research on programming technology of flash in embedded system
下载PDF
导出
摘要 对Flash编程是当前许多嵌入式系统开发中频繁使用的、必不可少的一环。与此对应的编程方法的研究,关系到嵌入式系统的开发进度和嵌入式系统的开发成本。以PC并口连接电路板上JTAG接口,并用程序模拟嵌入式处理器的编程时序,实现了对Flash方便、快捷的在系统编程。 Program on Flash is a frequently-used and indispensable portion in the development of many embedded system. Corresponding research on programming technology matters in the schedule and cost of embedded system's development. With JTAG interface on the PCB connected to LPT port of PC, and a program simulating program timing of embedded CPU, a convenient and instant method was implemented to the in-system-programming of Flash.
作者 赵海舰 甘萌
出处 《计算机工程与设计》 CSCD 北大核心 2005年第11期3006-3009,共4页 Computer Engineering and Design
关键词 嵌入式系统 JTAG FLASH 在系统编程 embedded system JTAG flash ISP
  • 相关文献

参考文献5

二级参考文献11

  • 1[1]Intel 公司. Intel StrongARM SA 1 110 Microprocessor Advanced Developer's Manual. Dec. 1999
  • 2[2]IEEE Std 1149.1 Standard Test Access Port and Boundary- Scan Architecture, ISBN 1 - 55937 - 350- 4(From IEEE, Inc,. 345 East 47th Street. New York,NY 100167, USA)
  • 3[3]Kenneth P. Parker. The Boundary-Scan Handbook.publisher: Kluwer Academic Publishers
  • 4[4]Intel 公司. Designing for On - Board Programming Using the IEEE 1149.1(JTAG). November 1996
  • 5[5]Xilinx 公司.In-System Programming Using an EmbeddedMicrocontroller. January 15. 2001
  • 6[1](美)JanAxelson.并行端口大全[M].那怡超译.北京:中国电力出版社,2001.
  • 7[3]AT89S51 Datasheet.ATMEL Corporation,2001.
  • 8[1]Igor Mohor, Boundry-Scan Architecture and compliance to IEEE Std 1149.1, www.opencore.org
  • 9[2]TI 公司 IEEE Std. 1149.1 ( JTAG ) Testability 手册 1997
  • 10[3]Michael Keating, Pierre Bricaud, Reuse Methodology Manual foe on-chip designs, second edition, Kluwer Academic publishers, Boston,Dordrecht, London, 1999;第3章:49~50

共引文献32

同被引文献50

引证文献10

二级引证文献36

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部