期刊文献+

一种误码仪控制方案的实现

A Control Design for the Kernel of Error-bit Tester
下载PDF
导出
摘要 提出了一种基于89C 55W D的误码仪控制方案。首先介绍了误码仪M CU的整体功能要求,接着提出了系统中各芯片的选择、片选和中断分配方案以及系统的整体硬件电路设计,然后阐述了系统中各个模块完成的相应功能,最后简单地说明了系统软件设计的各任务调度。 A control design for error- bit tester based on the single- chip computer of the type of 89C55WD is proposed. At first the integral request for the MCU of error-bit tester is introduced. Then all proiects including appropriate chip choosing, chip select, interrupt assigning and the system's hardware design are proposed. Afterwards corresponding function that each module finishes in the system is introduced. Simple software design ideology is finally described.
出处 《武汉理工大学学报(信息与管理工程版)》 CAS 2005年第6期4-7,共4页 Journal of Wuhan University of Technology:Information & Management Engineering
基金 湖北省重大科技攻关资助项目(2003AA103B)
关键词 FPGA 误码仪 89C55WD MCU FPGA error-bit tester 89C55WD MCU
  • 相关文献

参考文献2

二级参考文献1

  • 1曹志刚 钱亚生.现代通信原理[M].清华大学出版社,2001,3..

共引文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部