期刊文献+

全数字接收机中定时同步算法和实现 被引量:11

下载PDF
导出
摘要 采用了基于Farrow结构的内插滤波器,同时使用Garnder的定时误差计算方法为内插滤波器提供插值相位。通过MATLAB仿真,表明这种内插滤波器可以很好地解决定时同步问题,并在现场可编程芯片FPGA上实现了该算法,使得数字解调的硬件实现具有很好的移植性和灵活性。
出处 《电子技术应用》 北大核心 2005年第12期45-47,共3页 Application of Electronic Technique
  • 相关文献

参考文献4

  • 1Gardner, F.M. Interpolation in digital modems. I.Fundamentals,Communications, IEEE Transactions on, 1993 : 41(30:501 -507.
  • 2Gardner, F.M. A BPSK/QPSK Timing-Error Detector for Sampled Receivers; Communications, IEEE Transactions on [legacy, pre-1988], 1986;34(5):423-429.
  • 3H. Meyr, M. Moeneclaey, S. A. Fechtel, Digital Communication Receivers- Synchronization, Channel Estimation, and Signal Processing, John Wiley & Sons, 1998.
  • 4Ki Hyuk Park, Dae Kyo Shin, Jun Sung Lee, Sunwoo, M.H. A QPSK/16 QAM receiver chip for LMDS application;ASICs,20OO.AP-ASIC 2000.Proceedings of the Second IEEE Asia Pacific Conference on 28-30 Aug.2000:207-210.

同被引文献68

引证文献11

二级引证文献54

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部