期刊文献+

并行流水线模数转换器 被引量:1

Design of Parallel Pipeline ADC
下载PDF
导出
摘要 文中讨论并行流水线模数转换器的结构和设计方法,并且给出CMOS工艺下的测试结论。对高速模数转换器设计方法的研究对于开发第三代移动通信产品具有重要的意义。 In this paper, the architecture and design of parellel pipeline ADC have been discussed with simulation in CMOS process. It is signifueant for the development of 3G products.
出处 《电子测量技术》 2005年第6期63-64,共2页 Electronic Measurement Technology
关键词 CMOS 并行流水线 模数转换器 设计方法 ADC结构 CMOS parallel pipeline
  • 相关文献

参考文献1

  • 1Laud Sumanen, Mikko Waltari, and Karl A. L Halonen "A 10-bit 200-MS/s CMOS Parallel Pipeline A/D Converter" IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. 36, NO. 7, JULY2001.

同被引文献6

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部