摘要为了探讨如何优化设计数字滤波器系统课题,本文首次提出了利用可编程的片上系统(SOPC)技术,采用基于 SOPC 的软硬件协同开发方法,设计了一个高速的、软件灵活配置的一个片上FIR 系统,同时给出了硬件系统设计方法和软件系统的设计流程,还探讨了软硬件协同仿真和验证方法。在此系统上,用软件可以定制各种类型的 FIR 滤波器系统,包括自适应的 FIR 滤波器系统,又能满足系统的高速的要求。
2Altera Corporation. SOPC Builder User Guide[ M ]. USA : Ahera Corporation, 2012 : 59- 66.
3Altera Corporation. Reed-Solomon Compiler User Guide [ M ]. USA : Ahera Corporation, 2012:33-34.
4GARNDER F.M. Interpolation in digital modems-part I: fundamentals [ J ]. IEEE Trans on Communication, 1993, 41(5) :501-507.
5VITERBI A J, VITERBI A M. Nonlinear Estimation of PSK Modulated Carried Phase with Applications to Burst Digital Transmission [ J ]. IEEE Transion Inform. Theory, 1983, 29(4) : 543-551.