期刊文献+

基于T门的2-5混值/十值加、减运算电路设计 被引量:3

Design of 2-5 mixed-valued/ten-valued operation circuits of full adder and full subtracter based on T gate
下载PDF
导出
摘要 本文通过对编码技术的研究,提出采用2-5混值编码方案研究十值运算电路;在电路具体实现过程中,借用T运算,设计2-5混值/十值T门;然后,在此基础上,按真值表直接设计2-5混值/十值全加器和全减器的运算电路。最后用PSPICE模拟验证所设计的电路具有正确的逻辑功能。 2-5 mixed-valued coding to research ten-valued operation circuits by the research of coding technique is proposed in this paper. During the course of the circuit realization, the T operation is used to design 2-5 mixed-valued/ten-valued T gate Then, based on this T gate, the 2-5 mixed-valued/ten-valued full adder and full subtracter are designed directly by the truth tables. Finally, the above designed circuits are verified by PSPICE simulation.
出处 《电路与系统学报》 CSCD 北大核心 2006年第1期50-54,59,共6页 Journal of Circuits and Systems
基金 国家自然科学基金资助项目(60273093) 浙江省自然科学基金资助项目(Y104135) 浙江省留学回国人员科研启动项目
关键词 2-5混值编码 T门 十值运算电路 电路设计 2-5 mixed-valued coding T operation ten-valued operation circuits circuit design
  • 相关文献

参考文献7

二级参考文献23

共引文献24

同被引文献23

引证文献3

二级引证文献7

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部