期刊文献+

大规模SoC设计中的高效FPGA验证技术的研究与实现 被引量:13

下载PDF
导出
摘要 一种针对大规模SoC设计的高效FPGA验证流程,分析了该流程所涉及的关键技术:通用硬件平台设计、FPGA软件环境设计和软硬件协同验证等。采用这些技术,FPGA平台可以快速且真实地模拟芯片应用平台,从而实现软硬件并行设计和协同验证。该验证流程已灵活应用于大规模SoC项目设计中,大大提高了SoC产品的研发效率。
出处 《电子技术应用》 北大核心 2006年第2期110-114,共5页 Application of Electronic Technique
基金 863项目(2003AA1Z1350)
  • 相关文献

参考文献4

  • 1Hanck S, Bordello G.Pin Assignment for Multi FPGA Systems.IEEE Transactions on Computer-aided Design of Integrated Circuit and Systems, 1997;16(9).
  • 2C-schwind M. FPGA Prototyping of a RISC Processor Core for Embedded Applications. IEEE Transactions on Very Large Scale Integration (VLSI) Systems,2001;9(2).
  • 3Synopsys. Design Compiler FPGA user guide. CA: Synopsys Inc., Mar., 2004.
  • 4Synopsys. VCS user guide. CA: Synopsys Inc., Sep., 2003.

同被引文献78

引证文献13

二级引证文献41

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部