摘要
提出一种使用FPGA(现场可编程门阵列)实现一个ITU-R BT.656并行硬件接口传输4路CIF格式视频流的方法。该方法说明了从视频处理器到FPGA传输4路CIF格式视频流的数据结构,利用该数据结构,一个ITU-R BT.656的硬件接口可传输4路不同的CIF格式的视频数据流。FP-GA将4路视频数据流分离、插值生成D1(720×576像素)格式的数据输出给视频处理器。这种方法提高了视频处理器的扩展性,增加了视频处理器输出视频的路数。
This paper introduces a method to transmit 4 channel CIF (352 × 288 ) format digit video through one BT. 656 parallel interface using FPGA. It defines the data structure used for transmitting 4 channel CIF format digit video data from a video processor. FPGA is used to separate 4 channel digit video data flow and generate D1 (720 ×576) format digit video data flow for video encoder. This method can improve the flexibility and increase the output capacity of video processor.
出处
《电子工程师》
2006年第4期8-10,共3页
Electronic Engineer