原型验证过程中的ASIC到FPGA的代码转换
被引量:10
摘要
在对ASIC设计进行FPGA原型验证时,由于物理结构不同。
出处
《今日电子》
2006年第7期56-59,共4页
Electronic Products
同被引文献55
-
1马凤翔,孙义和.SoC原型验证技术的研究[J].电子技术应用,2005,31(3):70-73. 被引量:5
-
2濮津,林孝康.内嵌ARM9E内核系统级芯片的原型验证方法[J].微计算机信息,2005,21(10Z):162-164. 被引量:5
-
3孟李林.FPGA和ASIC设计特点及应用探讨[J].半导体技术,2006,31(7):526-529. 被引量:14
-
4王国章,高校良,于宗光,须自明,刘战.从FPGA到ASIC的风险与对策[J].电子与封装,2007,7(1):29-31. 被引量:2
-
5虞致国,魏敬和.基于FPGA的ARM SoC原型验证平台设计[J].电子与封装,2007,7(5):25-28. 被引量:13
-
6A.Weinberger and J.L.Smith, "A logic for high speed addition" Nat.Bur.Stand.Circ.,vol.591,pp.3-12,1958.
-
7Synopsys Design Compiler User Guide.
-
8Liu Xuhui,Accelerated Mixed-signal Full Chip Verification with XA-VCS, SNUG China2009.
-
9Synopsys Low Power Verification Tools Suite User Guide,Version 2009.06,June 2009.
-
10IEEE Standdard Hardware Description Language Based on the Verilog Hardware Description Language, IEEE Std 1364-1995,IEEE,1995.
引证文献10
-
1张明,周宏伟,张民选.基于模拟存储器的FPGA原型验证系统[J].计算机工程与科学,2007,29(6):87-88.
-
2姚丹,林平分,楼煌.从ASIC到FPGA的转换系统时钟设计方案[J].电子元器件应用,2008,10(7):43-47. 被引量:2
-
3杨安生,黄世震.基于ARM SoC的FPGA原型验证[J].电子器件,2011,34(3):247-251. 被引量:10
-
4常迎辉,李军佑,邢雅男.FPGA与ASIC之兼容设计[J].中国集成电路,2011,20(9):57-61. 被引量:1
-
5郭安华,黄世震.基于TotalRecall技术ASIC的FPGA原型验证[J].电子器件,2012,35(3):313-316.
-
6戴丽华,王奔.基于FPGA平台的IC原型验证技术研究[J].轻工科技,2014,30(11):62-64. 被引量:2
-
7程翼胜.SoC芯片FPGA原型的软硬件协同验证[J].单片机与嵌入式系统应用,2017,17(11):7-10. 被引量:9
-
8杨楚玮,张梅娟,侯庆庆.基于FPGA的SiP原型验证平台设计[J].电子技术应用,2022,48(1):84-88. 被引量:5
-
9邓佳伟,张梅娟,王琪,杨楚玮,应凌楷.PowperPC架构下USB3.0的IP核软硬件协作验证[J].电子技术应用,2022,48(5):37-41. 被引量:3
-
10巩京爽,靳旭,武方达,林子明,刘光宇.基于FPGA的异步双端口RAM芯片原型验证研究[J].铁路通信信号工程技术,2024,21(9):21-25.
二级引证文献30
-
1常迎辉,李军佑,邢雅男.FPGA与ASIC之兼容设计[J].中国集成电路,2011,20(9):57-61. 被引量:1
-
2郭安华,黄世震.基于TotalRecall技术ASIC的FPGA原型验证[J].电子器件,2012,35(3):313-316.
-
3曹一江,马宁,王建民.MPMC高速存储器接口IP核设计[J].哈尔滨理工大学学报,2012,17(6):75-80. 被引量:2
-
4魏文强,杜慧敏.一种改进的软硬件协同验证平台的设计与实现[J].电子科技,2014,27(7):109-112. 被引量:1
-
5冯凌霄,张冰.基于FPGA的SoC原型验证方法研究[J].电子设计工程,2014,22(16):44-47. 被引量:4
-
6戴丽华,王奔.基于FPGA平台的IC原型验证技术研究[J].轻工科技,2014,30(11):62-64. 被引量:2
-
7徐健,李贺,龚东磊,方明.基于FPGA的动态部分可重构智能I/O接口设计与实现[J].计算机工程,2016,42(6):14-20. 被引量:11
-
8程翼胜.SoC芯片FPGA原型的软硬件协同验证[J].单片机与嵌入式系统应用,2017,17(11):7-10. 被引量:9
-
9李晋华,白鹏,卢光献.一种高速串行的FPGA间数据传输方法[J].电子设计工程,2019,27(6):147-151. 被引量:7
-
10刘彬彬.基于FPGA的无线充电接收芯片验证平台的设计[J].电子技术与软件工程,2019(8):98-101.
-
1Berno,PJ,樊重道.数字视频信号的代码转换[J].国际广播电视技术,1991,5(2):53-60.
-
2周庆芳.基于FPGA的二进制代码转换电路的设计与实现[J].文理导航,2016(4X).
-
3王康,吴中福.异种机文件传输转换的一种方法[J].重庆大学学报(自然科学版),1992,15(2):71-76.
-
4牛英山.RTL代码和R2G流程之间的内在联系[J].微处理机,2015,36(2):12-14.
-
5李学进,邱飞岳.H.264编码器典型方案分析及应用研究[J].电视技术,2008,32(4):32-34. 被引量:1
-
6编码器、译码器[J].电子科技文摘,2002,0(11):121-121.
-
7熊春如,胡菊芳.利用集成全加器设计码制转换电路[J].新余高专学报,2002,7(2):34-36.
-
8余昭辉.重构到桥接模式[J].程序员,2009(2):75-77.
-
9张献英.固定无线宽带接入技术[J].中国无线电,2004(10):45-49.
-
10叶敏,张雅绮,张超.软硬件协同设计中SystemC数据类型至VHDL可综合代码转换[J].电子测量技术,2005,28(1):63-64.