摘要
介绍了一种基于FPGA的数据异或校验加速卡的设计方案。该方法将PCI总线接口和控制逻辑集成于一片FPGA中,提高了系统的集成度和可移植性。最后给出了异或校验模块的设计方案和控制逻辑的实现。
This paper introduces the design of data-XOR accelerated card based on FPGA. The method which integrates PCI bus interface and control logic into a FPGA chip improves the integration density and transplantation of system. Finally, the design of XOR checkout module and implementation of the control logic unit are given.
出处
《微计算机应用》
2006年第4期453-455,共3页
Microcomputer Applications
基金
国防预研基金