TimeQuest时序分析仪为FPGA设计分析提供自然的SDC支持
被引量:1
TimeQuest Timing Analyzer: Native SDC Support for Timing Analysis of FPGA-Based Designs
出处
《电子产品世界》
2006年第10X期86-89,共4页
Electronic Engineering & Product World
同被引文献6
-
1郝玉虹,付宇卓,鲁欣.SoC芯片STA的时钟约束问题研究[J].计算机工程,2005,31(18):50-52. 被引量:4
-
2周海斌.静态时序分析在高速FPGA设计中的应用[J].电子工程师,2005,31(11):41-44. 被引量:13
-
3吕宗伟,林争辉,张镭.数字集成电路的时序分析[J].微电子学,2001,31(2):126-129. 被引量:10
-
4王冬.FPGA静态时序约束方法分析[J].空间电子技术,2017,14(5):103-106. 被引量:4
-
5杜文志,谭维炽.中国航天专用集成电路实现途径研究[J].中国空间科学技术,2002,22(5):31-37. 被引量:9
-
6李珈.基于TQ时序分析器的时序分析和约束[J].电子测试,2013,24(6S):27-28. 被引量:3
二级引证文献3
-
1梁瑞.智慧交通系统总线控制器的ASIC设计与仿真[J].微型电脑应用,2021,37(1):90-92. 被引量:3
-
2孙恒,王仁平,蔡沅坤.DMSA在时序签核中的应用[J].电子技术应用,2021,47(11):44-46. 被引量:1
-
3巢玮,徐勇,杨凡,吴浩泽.IC设计中时序约束的自动化传播方法[J].电子设计工程,2023,31(24):70-74.
-
1帅涛,陈晓挺,刘会杰,梁旭文.一种用于PN码捕获的低硬件消耗匹配滤波器设计[J].上海航天,2008,25(4):61-64.
-
2郭锐,宁禄乔.基于Linux蓝牙协议实现的设计接口[J].微处理机,2005,26(3):19-20.
-
3陈庆佑,王国敏.夜视系统参数及其通过大气时的性能[J].半导体光电,1999,20(1):62-64. 被引量:3
-
4肖松,谭贤四,李志淮,王红.雷达探测临近空间高超声速目标性能需求分析[J].现代防御技术,2013,41(5):87-92. 被引量:7
-
5樊自甫,韩朝辉.基于Hyperlynx的DDR3时序的研究与仿真[J].电光系统,2012(1):22-25.
-
6蒲恺,唐庆,田园.基于IP核的PCIE总线接口逻辑的设计和实现[J].航空计算技术,2017,47(1):116-120. 被引量:12
-
7章立宗,张道农,刘永新.基于北斗的多源同步时钟的安全性设计与实现[J].电力与能源,2015,36(1):38-41. 被引量:3
-
8Silicon Labs推出具有高时钟树功能集成度的低抖动时钟缓冲器[J].中国电子商情,2012(11):86-86.
-
9李德成,范辉.WebService技术在呼叫中心系统开发中的应用[J].软件导刊,2007,6(11):62-63. 被引量:2
-
10张宏伟.用DDS实现MSK信号的调制[J].电子科技,2010,23(11):44-46. 被引量:1
;