期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
富士通公司
下载PDF
职称材料
导出
摘要
富土通采用Cadence Encounter Timing System进行Signoff时序分析 Cadence设计系统公司近日宣布,富士通有限公司已经采用Cadence Encounter Timing System(ETS)进行其设计实现流程的时序分析。ETS为90纳米及90纳米以下的设计提供了卓越的signoff时序精确性、可用性以及功能性验证。
出处
《现代电视技术》
2006年第10期154-154,共1页
Advanced Television Engineering
关键词
富士通公司
Cadence设计系统公司
时序分析
设计实现
精确性
ETS
可用性
纳米
分类号
TN402 [电子电信—微电子学与固体电子学]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
富士通采用Cadence Encounter Timincl System[J]
.半导体技术,2006,31(10):801-801.
2
富士通半导体选用Cadence签收解决方案[J]
.中国集成电路,2012(8):15-15.
3
Cadence组建联盟解决低功耗IC难题[J]
.世界电子元器件,2006(9):14-15.
4
瑞萨科技SH-Mobile G2单芯片LSI开始样品供货[J]
.电子技术应用,2006,32(11):81-81.
5
阿尔卡特和富士通联袂开发下一代移动通讯网络系统[J]
.计算机网络世界,2000,10(10):81-81.
6
NTT DoCoMo等五大厂商合力打造WCDMA手机平台[J]
.电子测试(新电子),2006(3):100-101.
7
程文芳.
富士通将开发先进的高端多层PCB制程技术[J]
.半导体信息,2004,0(3):40-40.
8
陈晓丹,徐影,苏利敏,赵亦松.
IPv6网络安全系统的研究与设计[J]
.微计算机信息,2010,26(24):58-59.
9
Cadence联合业界领导者解决电子行业低功耗技术屏障[J]
.电源技术应用,2006,9(9):37-37.
10
段哲民,彭彬,秦勤,马裕,张晓鹏.
基于FPGA的芯片功能性验证自动化实现[J]
.半导体技术,2010,35(7):699-702.
现代电视技术
2006年 第10期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部