期刊文献+

集成2.8 GHz VCO的14通道单芯片时钟发生器显著简化了系统设计

原文传递
导出
摘要 在存在大量数据转换器和信号处理芯片的通信系统中,控制时钟噪声是设计工程师的主要难题。设计工程师必须精心地控制接收和发送链路信号的隔离,因为总体系统的成功主要依赖于适当的噪声管理。在过去,要求低相位噪声和低抖动时钟分布的系统在其时钟方案中需要大量独立的倍频器.分频器、扇出缓存器.触发器、延迟线、驱动器和压控振荡器(VCO)。AD951x系列时钟IC在单芯片内集成了许多重要的定时功能,从而可为全部重要信号链路芯片提供低抖动和低相位噪声时钟。
出处 《电子设计技术 EDN CHINA》 2007年第1期170-170,共1页 EDN CHINA
  • 相关文献

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部