期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
集成2.8 GHz VCO的14通道单芯片时钟发生器显著简化了系统设计
原文传递
导出
摘要
在存在大量数据转换器和信号处理芯片的通信系统中,控制时钟噪声是设计工程师的主要难题。设计工程师必须精心地控制接收和发送链路信号的隔离,因为总体系统的成功主要依赖于适当的噪声管理。在过去,要求低相位噪声和低抖动时钟分布的系统在其时钟方案中需要大量独立的倍频器.分频器、扇出缓存器.触发器、延迟线、驱动器和压控振荡器(VCO)。AD951x系列时钟IC在单芯片内集成了许多重要的定时功能,从而可为全部重要信号链路芯片提供低抖动和低相位噪声时钟。
出处
《电子设计技术 EDN CHINA》
2007年第1期170-170,共1页
EDN CHINA
关键词
时钟发生器
设计工程师
通信系统
单芯片
集成
GHZ
VCO
信号处理芯片
分类号
TN914 [电子电信—通信与信息系统]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
1
ADI公司推出具有超低抖动性能的时钟IC[J]
.集成电路应用,2005,22(1):58-58.
2
吴浩,李富华,郑坚斌.
一种提高效率和减小电压纹波的电荷泵[J]
.中国集成电路,2006,15(12):22-24.
被引量:1
3
超低抖动网络同步时钟芯片[J]
.今日电子,2015,0(9):67-67.
4
TomBalph.
线绕卡时钟分布[J]
.电子产品世界,1996,3(3):55-55.
5
美国模拟器件公司时钟IC系列产品[J]
.电子产品世界,2005,12(01B):32-32.
6
Andover,新宇.
DC/DC变换器中的噪声管理[J]
.今日电子,2001(8):28-28.
7
具有超低抖动性能的时钟IC[J]
.电子元器件应用,2005,7(1).
8
申曜铭,黄芝平,刘德胜,巴俊皓.
100Gb/s线路侧光收发模块中ADC的时钟方案[J]
.光通信技术,2016,40(3):40-42.
被引量:1
9
ADI推出超低抖动性能的时钟IC[J]
.中国集成电路,2005(2):12-12.
10
驱动VFD屏的数字时钟IC[J]
.电子制作,2008(5):4-4.
电子设计技术 EDN CHINA
2007年 第1期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部