期刊文献+

基于功耗限制的CMOS低噪声放大器最优化设计

下载PDF
导出
摘要 分析了进行功耗限制条件下怎样得到低噪声放大器的最优噪声,并就阻抗匹配及小信号电压增益进行了详细讨论。介绍了采用0.25μmCMOS工艺设计的工作在2.4GHz频率下的全集成低噪声放大器。模拟结果表明,在2.4GHz工作频率下,低噪声放大器的功耗为16mW,正向增益S21可达15dB,反射参数S11、S22分别小于-23dB和-20dB,噪声系数NF为2.7dB,三阶互调点ⅡP3为-0.5dB。
作者 徐跃
出处 《电子技术应用》 北大核心 2007年第2期53-55,共3页 Application of Electronic Technique
基金 南京邮电大学科研基金(NY205026)
  • 相关文献

参考文献8

  • 1陈帮友.射频通信电路[M].北京:科学出版社,2002.
  • 2FUJIMOTO R,KOJIMA K,OTAKE S. A 7-GHz 1.8dB NF CMOS low noise amplifier[J].IEEE J Solid-State Circuits, 2002,37(7):852-856
  • 3PAUL L, JOHAN I, MICHIEL S. A 0.8 dB NF ESD- protected 9row CMOS LNA operating at 1.23GHz.IEEE J Solid-State Circuits, 2002,37(6):760-765
  • 4RAZAVI B. CMOS technology characterization for analog and RF design [J]. IEEE J Solid-State Circuits, 1999,34(3): 268-276.
  • 5GOO J S. A noise optimazation technique for integrated low-noise amplifier [J]. IEEE J Solid-State Circuits,2002,37(8):994.
  • 6KARANICO LAS A N. A 2.7V 900MHz CMOS LNA and mixer[J]. IEEE J Solid State Circuits, 1996,31(12):1939-1954.
  • 7QIUTING H, PAOLO O, FRANCESCO P. GSM tran-sceiver front-end circuits in CMOS[J].IEEE J Solid State Circuits, 1999,34(3):292-303.
  • 8YOUN Y S, CHANG J H, KOH K J. A 2GHz 16dBm IIP3 low noise amplifier in 0.25μmCMOS technology[G].Digest of Technical Papers of IEEE International SolidState Circuits Conference, 2003:452.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部