期刊文献+

开关电容滤波器可编程时钟设计

下载PDF
导出
摘要 根据开关电容滤波器时钟的特性,为了满足实际可编程滤波器设计的需要,本文主要围绕DDS波形发生技术和PLL给出了三种可编程时钟方案,并且扼要的阐述了各方案的基本运作原理和电路配置方法。最后总结了三种方案的优缺点和选用的一般条件。
出处 《计量技术》 2007年第4期15-18,共4页 Measurement Technique
  • 相关文献

参考文献5

  • 1Maxim Application Note724,Generating Switched-Capacitor-Filter Clock[DB/OL],2000
  • 2李耀民,周正.AT89C51并行加载DDS芯片AD9850的方法[J].无线电通信技术,2002,28(6):54-55. 被引量:11
  • 3Analog Devices Inc.Datasheet,CMOS,125M,Complete DDS Synthesizer AD9850[DB/OL].1997
  • 4Analog Devices Inc.Datasheet,Low Power 20mW,2.3V to 5.5V,Programmable Waveform Generator AD9833[DB/OL],2003.
  • 5Cypress Semiconductor Corporation.Datasheet,Programmable Clock Generator ICD2053[DB/OL].1995.

二级参考文献2

  • 1李华.MCS-51系列单片机实用接口技术[M].北京:北京航空航天大学出版社,2000..
  • 2Data Sheet. CMOS, 125MHz Complete DDSSynthesizer AD9850 Analog Devices. Inc., 1999

共引文献10

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部