期刊文献+

基于多DSP的MPEG-2高速视频压缩系统设计与实现 被引量:2

Design and implementation of high-speed MPEG-2 codec system based on multi-DSPs
下载PDF
导出
摘要 介绍了一种高速视频采集压缩系统的实现。该方案能够采集camera link摄像机视频信号或制式为PAL的视频信号;对采样后的数字视频数据用四个DSP(TI C6416)进行实时压缩处理并存储记录。数据压缩采用视频压缩标准MPEG-2;处理速度达到75 fps(720×576灰度图像)。 This paper described the design and implementation of a high-speed MPEG-2 codec system in detail. This system could capture video signal in format of camera link or PAL, and encode it into MPEG-2 video stream in real-time with 4 DSPs (TI C6416). The speed of our design can be up to 75 fps (720 ×576 grey picture).
出处 《计算机应用研究》 CSCD 北大核心 2007年第8期236-238,共3页 Application Research of Computers
关键词 MPEG-2 数字信号处理器 CACHE优化 MPEG-2 DSP cache optimization
  • 相关文献

参考文献6

  • 1CHENG Peng.Video encoding optimization on TMS320DM64x/C64x[R].USA:Texas Instruments,2004.
  • 2RICHARDSON I E G.Video codec design[M].UK:Wiley,2002.
  • 3李群迎,张晓林,刘荣科,姚远.基于TMS320C64x DSPs的MPEG-4实时编码器设计与实现[J].电子技术应用,2005,31(7):43-45. 被引量:4
  • 4TMS320C6000 DSP enhanced direct memory access (EDMA) controller reference guide[K].[S.l.]:TI Datasheet,2005.
  • 5ISO/IEC 13818-2,ITU-T Recommendation H.262[S].1996.
  • 6张雪松 倪国强 周立伟 等.带有DSP芯片的新型实时数字图像处理系统.光学技术,1997,(4):16-18.

二级参考文献3

  • 1Prasad RSV, Ramkishor korada. Ettlcient implementation of MPEG-4 video encoder on RISC core[J].IEEE Transactions on Consumer Electronics, 2003;47 (1): 1 - 6.
  • 2A. Dasu, S. Panchanathan. A Survey of Media Processing Approaches[J]. IEEE Trans.on Circuit and System for Video Technology, 2002 ;12(8): 1 - 13.
  • 3Tihao Chiang, Hung_Ju Lee, Huifang Sun. An overview of the encoding tools in the MPEG-4 reference software[J].Intemational Symposium on Circuits and Systems, 2000; May 28-31:1-4.

共引文献9

同被引文献19

引证文献2

二级引证文献11

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部