期刊文献+

Rijndael扩展算法及其FPGA实现 被引量:1

The Implementation of Expansive Rijndeal Algorithm in FPGA
下载PDF
导出
摘要 本文探讨了长度大于256比特明文和密钥的Rijndael密码扩展算法,提出了一种增强扩展密钥安全性的方法,介绍了Rijndael算法的FPGA模块的硬件实现。  A expansive rijndael algorithm that plain text and key are longer than 256 bits are discussed in this paper. A method is proposed to increase the security of expansive key.Then the module of Rijndael based on FPGA was introduced.
作者 张帆 刘剑鸣
出处 《微计算机信息》 北大核心 2007年第04Z期248-249,269,共3页 Control & Automation
基金 河北省教育厅2004年课题(Z2004310)
关键词 RIJNDAEL FPGA VHDL Rijndael FPGA VHDL
  • 相关文献

参考文献3

二级参考文献8

  • 1刘虹,黄涛,徐成.基于FPGA的音频处理芯片的设计[J].微计算机信息,2005,21(1):145-147. 被引量:20
  • 2王滨,张少武,马智.基于密码协议认证目标的协议分析方法的研究[J].微计算机信息,2005,21(11X):35-37. 被引量:11
  • 3National Institute of Standards and Technology , FIPS 180-2,specifications for the SECURE HASH STANDARD,2002 August 1.
  • 4JoanDaemen,VincentRijmen,The Rijndae Block Ciper http://www.esat.kuleuven.ac.be/~rijmen/rijndael/. 1998-08.
  • 5Rivest R L, Robsaw M J B, Sidney R,et al. The RC6 Block Cipher, Auguest 20,1998. Available at http://www.rsa.com/rsalabs/aes
  • 6Scott Contini, Ronald L.Rivest,M.J.B. Robshaw, Yiqun Lisa Yin The Security of the RC6 Block Cipher August 20,1998
  • 7Dacmen J, Rijmen V. AES propsal,Rijndael, In AES Round Technical Evalunation CD-1,Documentation,NIST, August 2000 see http://home.ecn.ab.ca/-jsavard/crypto/co040401 .htm
  • 8LUCKS S. Attacking seven rounds of Rijndael under 192-bit and 256-bit keys[A]. AES3 Proceedings[C]. 2000. 215-229.

共引文献17

同被引文献1

引证文献1

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部