期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
基于可编程逻辑器件UART的实现
下载PDF
职称材料
导出
摘要
本文详细分析UART的工作原理和内部结构,讨论了基于可编程逻辑器件FPGA/CPLD的数字逻辑电路设计的方法,并在此基础上,采用ALTER公司的MAXPIUX II开发平台,完成了UART的代码分析、移植、测试仿真、芯片选择、性能分析等一系列工作。
作者
滕桂明
刘璞
刘萍
机构地区
中国人民解放军总参通信训练基地卫星通讯大队
中国人民解放军总参通信训练基地实验室
内蒙古工业大学信息工程学院
出处
《科技咨询导报》
2007年第26期8-8,共1页
Science and Technology Consulting Herald
关键词
UART
VHDL
时序
FPGA
仿真
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
3
共引文献
0
同被引文献
0
引证文献
0
二级引证文献
0
参考文献
3
1
潘松,王国栋.VHDL实用教程[M]电子科技大学出版社,2000.
2
(美)[K.斯科希尔]KevinSkahill编著,朱明程,孙普.可编程逻辑系统的VHDL设计技术[M]东南大学出版社,1998.
3
侯伯亨,顾新.VHDL硬件描述语言与数字逻辑电路设计[M]西安电子科技大学出版社,1997.
1
王淑文.
基于VHDL的数字逻辑电路设计[J]
.山西电子技术,2007(6):34-35.
2
张苹珍,王俊峰,仲涛.
VHDL在数字逻辑电路设计中的应用方法[J]
.信息通信,2012,25(5):96-97.
被引量:1
3
张建伟,陆亨立.
硬件描述语言与数字逻辑电路设计[J]
.电子工程师,1999(4):13-15.
被引量:1
4
鲁静.
试论数字逻辑电路设计的抗干扰措施[J]
.中国科技博览,2009(15):123-124.
5
战荫泽,李居尚.
PLC技术在数字逻辑电路设计中的应用[J]
.现代经济信息,2008(7X):153-153.
6
罗浩,许艳,仲佳嘉.
用Verilog HDL实现基于FPGA的通用分频器的设计[J]
.科技广场,2008(10):215-216.
被引量:2
7
蒲永卓,李文平.
基于Multisim对数字逻辑电路的设计[J]
.中国科技纵横,2014,0(23):41-42.
8
曹永建,俎美杰.
基于VHDL语言的八位时序奇偶校验器的设计[J]
.科技信息,2006(01S):156-156.
被引量:2
9
林海波.
基于VHDL的半整数分频器的设计[J]
.电子与封装,2005,5(9):38-40.
被引量:6
10
丁伟,肖铁军.
基于FPGA的通用实验平台的设计与实现[J]
.无线通信技术,2013,22(4):38-41.
被引量:3
科技咨询导报
2007年 第26期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部