期刊文献+

一种新颖的电流采样电路的设计 被引量:2

Design of a new Current-Sample Circuit
下载PDF
导出
摘要 设计了一个新颖的Step-Down电源管理芯片的电流采样电路,能够大幅度的提高Step-Down电源管理芯片的效率,它的输出电平LS1,LTH1和LS2,LTH2分别输入到LIM比较器和PFM电流比较器,控制LIM比较器和PFM比较器,在轻载时使芯片进入PFM工作模式,因此能够延长电池寿命并且大幅度的提高Step-DownPWM电源管理芯片的效率,最后采用HSPICE进行了功能仿真。 A current-sample circuit, which has been successfully applied to the chip of Step-Down regulator is presented. The current-sample circuit provides LS1, LTH1 to the lim comparator and LS2, LTH2 to the PFM current comparator, therefore, the efficiency of the Step-Down regulator is greatly improved.
作者 樊华 冯全源
机构地区 西南交通大学
出处 《微计算机信息》 北大核心 2007年第29期254-255,共2页 Control & Automation
基金 国家自然科学基金资助的项目(60371017) 四川省学术和技术带头人资助项目
关键词 降压转换器 电流采样 比较器 开关电源 Step-Down Regulator, Current Sample, Comparator, DC-DC Converter
  • 相关文献

参考文献1

二级参考文献3

  • 1R.JocobBaker HarryW.li DavidE.Boyce.CMOS Circuit Design,Layout,nd Simulation[M].北京机械工业出版社,2003..
  • 2Ridley, R. B., A New Continuous-Time Model for Current-Mode Control,IEEE Transactions on Power Electronics,April,1991
  • 3Phillip E.Allen, Douglas R.Holberg. CMOS Analog Circuit Design(Second Edition) BEIJING Publishing House of Electronics Industry 2003

共引文献29

同被引文献9

引证文献2

二级引证文献8

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部