期刊文献+

探索内存架构:处理性能的基石

原文传递
导出
摘要 处理器架构的一个主要性能特点是单位时间内能执行多少专用工作。EEMBC(嵌入式微处理器基准协会)基准与Dhrystone MIPS(每秒百万次指令)评分不同,它描述了在嵌入式系统应用中执行任务的处理器性能。EEMBC基准的1.0版本并未涉及对处理器性能系统级的影响,如内存子系统,因为该基准经常在处理器的第一缓存内起作用。但EEMBC的第二代针对网络与数字娱乐的系统级基准,更实际地强调具有较大缓存内存的处理器。
机构地区 EDN
出处 《电子设计技术 EDN CHINA》 2007年第9期60-60,62,64,66,68,70,共6页 EDN CHINA
  • 相关文献

参考文献2

  • 1Schuchmann,David.“ Tuning an Application to Prevent M1 Memory Contention,”[].Application Note AN.2006
  • 2.How to Optimize SOC Per-formance Through Memory Tuning,”[].White Paper.

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部