期刊文献+

卷积码和空时频移键控结合的FPGA实现

下载PDF
导出
摘要 为了提高通信系统的传输性能,抵抗信道衰落,对卷积码和空时频移键控结合进行了研究,利用了卷积码强的纠错性能及空时频移键控发射接收都不需知道信道状态信息的优点,降低了误码率。用Matlab验证了结论,且在FPGA中得到了实现。
出处 《大众科技》 2007年第8期72-74,共3页 Popular Science & Technology
  • 相关文献

参考文献2

二级参考文献8

  • 1宣建华,姚庆栋.高速Viterbi处理器的并行算法和结构[J].信号处理,1993,9(3):178-182. 被引量:1
  • 23GPP TSG RAN, Multiplexing and Channel Coding(FDD),3GPP TSG RAN WGI TS 25.212 v3.4.0, 2000.9.
  • 3王新梅 肖国镇.纠错码一原理与方法[M].西安:西安电子科技大学出版社,2001..
  • 4Theodore S. Rappart.Wireless Communitions Principles and Practice[M],Publishing House of Electronics Industry,1999.
  • 5G Fettweis, H Meyr. Parallel Vitebi Algorithm Implementation:Breaking the ACS Bottleneck.IEEE Trans.on Communications, August, 1989,37(8).
  • 6G Feygin, P G Gulak. Architectural Tradeoffs for Survivor Sequence Memory Management in Viterbi Decoders. IEEE Trans.on Comm. Mar. 1993,41: 425-429.
  • 7刘明业.硬件描述语言Verilog[M].北京:清华大学出版社,2001..
  • 8韩雁,王匡.一种寄存器回索型 Viterbi 译码器的 VLSI 设计[J].浙江大学学报(自然科学版),1997,31(4):539-546. 被引量:3

共引文献12

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部