期刊文献+

CCPRM数位加解密模块及其应用

原文传递
导出
摘要 文章设计并定义了一种特别的加、解密方法(CCPRM),该方法以可录介质ID为依据,通过页存储模块内数据的移位实现了数据的加、解密过程;此方法采用FPGA芯片实现,具有高速,高保密特点:该模块植入SD卡后,储存卡实现了存储资料的加密保护,具有高速,高保密特点。
出处 《电子技术(上海)》 2007年第9期136-137,共2页 Electronic Technology
  • 相关文献

参考文献4

二级参考文献7

  • 1侯伯亨 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999..
  • 2吴世忠.应用密码学[M].北京:机械工业出版社,2003..
  • 3潘松 黄继业.EDA技术实用教程[M].北京:科学出版社,2003..
  • 4Cummings C E. Synthesis and Scripting Techniques for Designing Multi-Asynchronous Clock Designs. In: Proceedings of Synopsys Users Group Conference , SNUG - 2001 . San Jose(CA, USA),2001. www. sunburst-design, com/papers.
  • 5Cummings C E. Simulation and Synthesis Techniques for Asynchronous FIFO Design. In: Proceedings of Synopsys Users Group Conference, SNUG-2002. San Jose(CA, USA) ,2002.www. sunburst-design, corn/papers.
  • 6Cummings C E, Alfke P. Simulation and Synthesis Techniques for Asynchronous FIFO Design with Asynchronous Pointer Comparisons. In: Proceedings of Synopsys Users Group Conference, SNUG-2002. San Jose ( CA, USA ), 2002. www.sunburst-design, com/papers.
  • 7Cyclone Device Handbook. http://www, ahera, com.

共引文献39

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部