期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
基于FPGA的数字秒表设计
被引量:
1
下载PDF
职称材料
导出
摘要
本文详细介绍了基于FPGA的数字秒表的设计过程,并使用QuartusII6.0进行了仿真,最后通过下载程序到Altera DE2目标板上验证。
作者
熊焱春
刘益成
机构地区
长江大学电子信息学院
出处
《电子与电脑》
2007年第12期94-96,共3页
Compotech
关键词
FPGA
数字秒表
电子设计自动化
分类号
TP391.72 [自动化与计算机技术—计算机应用技术]
引文网络
相关文献
节点文献
二级参考文献
0
参考文献
0
共引文献
0
同被引文献
8
引证文献
1
二级引证文献
1
同被引文献
8
1
张景元,陈平.
一种基于单片机的多功能数字钟[J]
.微计算机信息,2005,21(09Z):136-137.
被引量:3
2
郑三婷,白燕燕,胡晓霞等.浅谈数字电子时钟的设计与应用[J].电子制作,2011,27(87):90-91.
3
KevinChen.按键消抖之终极解决方案[EB/OL].http://bbs.ednchina.com/BLOG_ARTICLE_3020402.HTM,2014-04-23.
4
朱晓红.
基于EDA技术的数字钟设计与实现[J]
.电子设计工程,2011,19(4):170-172.
被引量:2
5
黄峰鹤.
数字钟的设计与制作[J]
.信息技术,2012,36(5):161-163.
被引量:4
6
杜爱军.
基于FPGA的数字钟系统的设计与实现[J]
.福建电脑,2014,30(8):113-115.
被引量:2
7
高忠坚,张锐戈,魏茂金,杨秀珍.
“EDA技术与数字系统设计”课程教学探索与实践[J]
.萍乡学院学报,2015,32(6):96-98.
被引量:7
8
谷涛,黄勇,卢晨.
一种基于Verilog的任意整数分频器实现方法[J]
.广西民族大学学报(自然科学版),2015,21(4):62-66.
被引量:2
引证文献
1
1
高忠坚,魏茂金,张锐戈,饶连周.
Verilog HDL数字钟电路的设计研究[J]
.萍乡学院学报,2016,33(3):27-31.
被引量:1
二级引证文献
1
1
李冠霖,张宝玲.
Verilog HDL数字钟电路的设计研究[J]
.无线互联科技,2021,18(4):67-68.
被引量:4
1
钱虹凌.
基于EDA软件Quartus Ⅱ的数字秒表设计[J]
.现代工业经济和信息化,2017,7(2):79-81.
被引量:1
2
郭海丽.
基于单片机的数字秒表设计[J]
.电子元器件应用,2012,14(1):27-29.
被引量:5
3
高文庆,吕英英.
基于AT89C51单片机的数字秒表设计[J]
.电脑知识与技术,2012,8(8):5344-5346.
被引量:3
4
李雪梅.
新型秒表的设计研究[J]
.科技与企业,2011(12X):197-198.
5
崔紫腾,李小蕊.
基于AT89C52单片机的数字秒表设计[J]
.物联网技术,2016,6(10):68-69.
被引量:1
6
王永维.
一种基于FPGA的数字秒表设计方法[J]
.电子元器件应用,2012,14(1):10-13.
被引量:3
7
鹿玉红,田红霞,戴彦.
基于FPGA的数字秒表的设计[J]
.网络与信息,2010,24(5):28-28.
8
王媛媛.
基于FPGA的数字秒表设计与实现[J]
.微型机与应用,2014,33(5):23-26.
被引量:3
9
张淑骅.
基于FPGA的数字秒表的VHDL设计[J]
.大众科技,2006,8(5):77-78.
被引量:2
10
侯睿,姚伟鹏.
基于VHDL语言的数字秒表的实现[J]
.西安航空技术高等专科学校学报,2009,27(5):19-22.
被引量:1
电子与电脑
2007年 第12期
职称评审材料打包下载
相关作者
内容加载中请稍等...
相关机构
内容加载中请稍等...
相关主题
内容加载中请稍等...
浏览历史
内容加载中请稍等...
;
用户登录
登录
IP登录
使用帮助
返回顶部